欢迎来到第一文库网! | 帮助中心 第一文库网-每个人都是第一
第一文库网
全部分类
  • 研究报告>
  • 学术论文>
  • 全科教育>
  • 应用文档>
  • 行业资料>
  • 企业管理>
  • 技术资料>
  • 生活休闲>
  • ImageVerifierCode 换一换
    首页 第一文库网 > 资源分类 > DOCX文档下载
    分享到微信 分享到微博 分享到QQ空间

    基于低成本FPGA的CPRI IP核实现.docx

    • 资源ID:841759       资源大小:128.14KB        全文页数:5页
    • 资源格式: DOCX        下载积分:3金币
    快捷下载 游客一键下载
    账号登录下载
    微信登录下载
    三方登录下载: QQ登录 微博登录
    二维码
    扫码关注公众号登录
    下载资源需要3金币
    邮箱/手机:
    温馨提示:
    快捷下载时,用户名和密码都是您填写的邮箱或者手机号,方便查询和重复下载(系统自动生成)。
    如填写123,账号就是123,密码也是123。
    支付方式: 支付宝    微信支付   
    验证码:   换一换

    加入VIP,免费下载
     
    账号:
    密码:
    验证码:   换一换
      忘记密码?
        
    友情提示
    2、PDF文件下载后,可能会被浏览器默认打开,此种情况可以点击浏览器菜单,保存网页到桌面,就可以正常下载了。
    3、本站不支持迅雷下载,请使用电脑自带的IE浏览器,或者360浏览器、谷歌浏览器下载即可。
    4、本站资源下载后的文档和图纸-无水印,预览文档经过压缩,下载后原文更清晰。
    5、试题试卷类文档,如果标题没有明确说明有答案则都视为没有答案,请知晓。

    基于低成本FPGA的CPRI IP核实现.docx

    基于低成本FPGA的CPR1IP核实现无线三M(电信设备制造商)正受到布署基站架构的压力,这就是用更小体积、更低功耗、更低制造成本来建立,部署和运营。达到此目的的关键策略是从基站中分离出RF接收器和功率放大器,用它们来直接驱动各自的天线。这称为射频拉远技术(RRH)O通过基于SERDES的公共无线接口(CPRD将基带数据传回到基站。本文主要阐述特定的低延迟变化的设计思想,在低成本FPGA上利用嵌入式SERDES收发器和CPR1IP(知识产权)核实现。RRH的部署从“Hote1”基站分离射率(RF)收发器和功率放大器的优点已经写得很多了,如图1所示。但最引人注目的是RRH在功耗、灵活部署、小的固定体积,以及整个低成本方面的优点。WANbad<u1Optica1Fiber/CPR1BasebandData1inksBaseStationMu1ti-hoptopo1ogySing1ehop图1射频拉远技术(RRH)方案随着RRH从基站里分散出来,运营商必须确保能够校准无线头和hote1BTS之间的系统延时,因为延时信息是用于系统校准的,必须使整个来回行程延时最短。随着级联的RRH,添加了每个RRH跳的变化,因此这个要求相应增加,针对单程和来回行程,CPRI规范处理这些链路时序的精确性。针对低延迟变化的FPGA实现图2展示了现有的在传统SERDES/PCS实现中的主要功能块,加亮的部分突出了引起延时变化的主要部分(如例子中展示的RX路径)图2传统的CPRI接收器实现方案延时变化来自几个单元,诸如模抵SERDES和数字PCS逻辑,以及实际的软IP本身。模拟SERDES有相对紧凑的时序;然而,字对齐和桥接FIFO是两个主要的引起大的延时变化的原因。提出一个解决方案前,重要的是理解为什么字对齐和桥接FIFO有这么大的影响。如图3所示,字对齐功能会导致多达9位周期的延时变化,这取决于10位周期内字对齐指针的初始位置。如果10位采样窗很好地捕获了对齐字符,例如图3中的a)那就没有延时。然而如果采样窗没有与字符对齐,导致多达9位周期的延时,如图3中的b)所示。a)Consecutive1O-bitencodedwordsfromDeseria1izerIab1tsamp1ewindowDe1ayVariation=0切10-bits<1ewdowDdayVanatio×图3字对齐的延时变化第二,采用基于SERDES的FPGA混合结构,还需要桥接FIFO(图4)来支持时钟域的转换,从高速PCS时钟到FPGA时钟域,可以引进多达2个并行时钟周期的延时变化。2.488GbPS的速率,PCS时钟以十分之一的速率运行,这个速率产生4ns左右的时钟周期。因此,可以看到在FIFO(TxRX)的每个方向有+/-8ns变化的最坏情况,导致总的+/T6ns的变化。SERDESPCSFPGAFabriCyj图4源于桥接FIFO的延时变化设计者没有看到到这些延时变化时,这个情况会更糟糕。因为它们需要在系统级进行补偿,以支持多种TX和GPS服务。表1对CPR1规范(3.5节)做了延时变化的比较。可以很清楚地看到字对齐和桥接FIFO对大的延时变化起的主要作用,导致来回行程延时容差超过CPRI规范。表1在原设计中延时变化的元件Origina1imp1ementationAna1ogSERDESA280psWA+8b10b+1.83nsRxFIFO*TxAFO+16.28nsCPRISft1P÷1.7nsTota1one-wayde1ayvariation+/-20.09nsTota1Roundtripde1ayvariation+A40.1SnsCPRISpec:Roundtripde1ayvariation篇漂M喃一旦确定了问题,就可以做一些较小的修改。某些实现中,通过访问室立番的方式可以获得PCS中字对齐测量得到的延时信息,可以绕过时钟域FIFO,用FPGA逻辑来实现,在系统级可以针对延时变化进行补偿。图5说明了具有可补偿的关键延时变化的低延时设计。FPGAFabricRecoveiedC1ockWordA1ignerVariationReportedinOttsetReQistersBypassaNeBridgeFIFOforSmg1eC1ockDomainImp1emeniationSERDES/PCS图5低延迟时间实现现在做一个总结,当使用所推差的实现方法时,引起大的延时变化的单元消失了,可以利用系统级补偿,以确保在传输期间预期的延时。当然模拟SERDES和IP,或者客户设计仍然有延时,但是已经大大改进了整个精确性,现在可以在多跳应用中使用。表2说明了在这个配置中新的延时变化。现在时序满足了来回行程CPR1延时规范,对支持多跳的应用来说是足够的短。表2在低延迟实现中的延时变化BasicIPCongurat>on1owtat»neyIPConfiguration(bridgFIFO*bypassed)CommentsAnak>gSERDES.h280sM2S0psWA/13nsVofNrtionmcosrcdMhctWwANAMxI3tmterea<tokHrw9hSOB竽*rRxFro*TxFIFO+1S28nsbypassHCr.ROdock4a1naMtfCPRISoRPb1.7ns林3.3ZNocMngeTotaione-wayde1e/variation20.09nsSvpportrCPR14Awhks*mcJ1Vff4kdty4c4iM0cy&7CM"irTota1roundtripd*1yvariation42.19ns“h4.*tMAVK"K_54"nA4y39cyof"池冷S使用FPGA的另外一些优点许多年来FPGA是无线工业获得成功的一部分。从简单的粘合逻辑功能到更复杂的功能,例如在如今RRH设计中所需要的数字上变频、数字下变频、峰值因子衰减和数字预失真,充分利用了FPGA的灵活性和自晶快速上市的优点。支持CPR1互联的特性,诸如嵌入式皿块、嵌入式存储器和高速串行I/O(SERDES)的特性已与无线设备供应商的新需求完美地吻合。现在基站设计者可以在低成本、低功耗可编程平台上,如用1attiCCECP3FPGA集成系统级的功能。总结远程基站拓扑结构为系统供应商提供了许多优点,FPGA对实现这些需要是理想的方法。因此,使用可编程、低功耗、低成本中档FPGA解决方案是下一代BTS开发的最好的方法。

    注意事项

    本文(基于低成本FPGA的CPRI IP核实现.docx)为本站会员(lao****ou)主动上传,第一文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。 若此文所含内容侵犯了您的版权或隐私,请立即通知第一文库网(点击联系客服),我们立即给予删除!

    温馨提示:如果因为网速或其他原因下载失败请重新下载,重复下载不扣分。




    关于我们 - 网站声明 - 网站地图 - 资源地图 - 友情链接 - 网站客服 - 联系我们

    copyright@ 2008-2022 001doc.com网站版权所有   

    经营许可证编号:宁ICP备2022001085号

    本站为文档C2C交易模式,即用户上传的文档直接被用户下载,本站只是中间服务平台,本站所有文档下载所得的收益归上传人(含作者)所有,必要时第一文库网拥有上传用户文档的转载和下载权。第一文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。若文档所含内容侵犯了您的版权或隐私,请立即通知第一文库网,我们立即给予删除!



    收起
    展开