欢迎来到第一文库网! | 帮助中心 第一文库网-每个人都是第一
第一文库网
全部分类
  • 研究报告>
  • 学术论文>
  • 全科教育>
  • 应用文档>
  • 行业资料>
  • 企业管理>
  • 技术资料>
  • 生活休闲>
  • ImageVerifierCode 换一换
    首页 第一文库网 > 资源分类 > DOCX文档下载
    分享到微信 分享到微博 分享到QQ空间

    详解FPGA电源排序的四种方案.docx

    • 资源ID:804342       资源大小:219.59KB        全文页数:6页
    • 资源格式: DOCX        下载积分:3金币
    快捷下载 游客一键下载
    账号登录下载
    微信登录下载
    三方登录下载: QQ登录 微博登录
    二维码
    扫码关注公众号登录
    下载资源需要3金币
    邮箱/手机:
    温馨提示:
    快捷下载时,用户名和密码都是您填写的邮箱或者手机号,方便查询和重复下载(系统自动生成)。
    如填写123,账号就是123,密码也是123。
    支付方式: 支付宝    微信支付   
    验证码:   换一换

    加入VIP,免费下载
     
    账号:
    密码:
    验证码:   换一换
      忘记密码?
        
    友情提示
    2、PDF文件下载后,可能会被浏览器默认打开,此种情况可以点击浏览器菜单,保存网页到桌面,就可以正常下载了。
    3、本站不支持迅雷下载,请使用电脑自带的IE浏览器,或者360浏览器、谷歌浏览器下载即可。
    4、本站资源下载后的文档和图纸-无水印,预览文档经过压缩,下载后原文更清晰。
    5、试题试卷类文档,如果标题没有明确说明有答案则都视为没有答案,请知晓。

    详解FPGA电源排序的四种方案.docx

    详解FPGA电源排序的四种方案当采用现场可编程门阵列(FPGA)进行设计时,电源排序是需要考虑的一个重要的方面。通常情况下,FPGA供应商都规定了电源排序要求,因为一个FPGA所需要的电源轨数量会从3个到10个以上不等。通过遵循推茬的电源序列,可以避免在启动期间吸取过大的电流,这反过来又可防止器件受损。对一个系统中的电源进行排序可采用多种方法来完成。本文将详细说明可根据系统所要求的复杂程度来实现的电源排序解决方案。本文中所讨论的电源排序解决方案为:把PGOOD引脚级联至使能引脚;采用一个复位IC来实现排序;模拟上电/断电排序器;具有PMBus接口的数字系统健康状况监视器。方法一:把PGOOD引脚级联至使能引脚VovT2TPS62085ENTPS62085ENPGD图1反向降压升压转换器实现排序的一种基本的成本效益型方法是把一个电源的电源良好(PG)引脚级联至相继的下一个电源的使能(EN)引脚。第二个电源在PG门限得到满足(通常是在电源达到其终值的90%之时)时开始接通。这种方法的优势是成本低,但是无法轻松地控制定时。在EN引脚上增设一个虫线会在电路级之间引入定时延迟。然而,此方法在温度变化和反复电源循环期间是不可靠的。而且,这种方法并不支持断电排序。方法二:采用一个复位IC来实现排序图2:采用一个型输出复位IC来实现上电排序ep>VCC4VCC3VCC2VCavccTPS386000SENSE1SENSE2SENSE3SENSE41SENSE4HCT1CT2CT3VCC1VCC2VCC3VCC4RESETDSPCPUFPGASequence:VK-VCC4VCC3VCC2VCC1RESET1RESETZ-、RESEB-RESET4fWDICT4GNDCT1CT2CT3CT4丁丁丁丁C1K另一种可以考虑的用于上电排序的简单选项是采用一个具有时间延迟的复位IC。当采用此选项时,复位IC以严格的门限限值来监视电源轨。一旦电源轨处于其终值的3%(或更小)以内,复位IC将进入由解决方案定义的等待周期,然后再执行下一个电源轨的上电操作。该等待周期可以采用EEPROM编程到复位IC中,也可利用外部电至器来设定。图2示出了一款典型的多通道复位IC。采用复位IC来实现上电排序的优点是解决方案处于受监视的状态。必须在确认每个电源轨都处在稳压范围内之后再释放下一个电源轨,而且无需在电源转换器上提供一个PGOOD引脚。采用复位IC的电源排序解决方案的缺点是其并不实施断电排序。方法三:模拟上电/断电排序器图3:一个模拟上电/断电排序器的实施方案100c03Zc3实施上电排序会比实施断电排序更加容易。为了实现上电和断电排序,人们推出了能够相对于上电序列进行断电序列的逆转(序列1)乃至混合(序列2)的简单模拟排序器。在上电时,所有的标记均保持在低电平,直到EN被拉至高电平为止。在EN被置为有效之后,每个标记于一个内部定时器计时结束后顺序地变至漏极开路状态(需要上拉电阻器)。断电序列与上电序列相同,但次序正好相反。可以把排序器级联在一起以支持多个电源轨,并在使能信号之间提供固定和可调的延迟时间。在图4中,两个排序器级联在一起以实现6个有序的电源轨。上电时,AND门确保第二个排序器在其接收到一个EN信号且C电源轨被触发之前不被触发。断电时,AND门确保第二个排序器承受EN下降沿,而不考虑C输出。OR门确保第一个排序器由EN上升沿来触发。断电时,OR门确保第一个排序器不能承受EN下降沿,直到D电源轨下降为止。这保证了上电和断电排序,但并未提供一个受监视的序列。如图5所示,通过简单地在F1agX输出和PG引脚之间增设几个AND门,就能给图4中的电路添加受监视的排序功能。在该例中,PS2仅在PS1超过其终值的90%的情况下使能。这种方法可提供一种低成本、受监视的排序解决方案。方法四:具有PMBus接口的数字系统健康状况监视器如果系统需要最大的灵活性,那么可兼容PMBusI2C标准的数字系统健康状况监视器(比如:UCD90120A)是一种不错的解决方案。通过允许设计人员配置电源斜坡上升/下降时间、接通/关断延迟、序列相关性、甚至包括电压和电流监视,此类解决方案可为任何排序需求提供最大的控制。数字系统健康状况监视器配有一个图形用户界面(GUI),其可用于设置上电和断电排序以及其他的系统参数(图6)。另外,有些数字系统健康状况监视器还具有非易失性误差和峰值记录功能,可在发生欠压事件的场合中帮助完成系统故障分析。6:采用UCD90120AGUI的上电排序示例FPGA排序要求实例诸如Xi1inx或AItera等FPGA供应商在其产品手册中提供了推荐或要求的上电序列,这些产品手册可以很容易地在线查阅。不同的供应商之间、同一家供应商的不同FPGA系列之间的排序要求存在差异。另外,在产品手册中还罗列了针对电源斜坡上升和关断的定时要求。推荐的断电序列通常是上电序列的倒序。图7示出了上电排序的一个实例。图7:FPGA电源逻辑序列实例CoreSupp1y-AB1ockRAMSupp1yAuxi1iaryI/OSupp1y'Supp1ies结论可以运用多种电源排序解决方案来满足FPGA供应商所规定的要求。除了上电和断电排序之外,系统要求可能还包括电源监视,但是针对FPGA的最优电源解决方案将取决于系统的复杂性与规格参数。审核汤梓红

    注意事项

    本文(详解FPGA电源排序的四种方案.docx)为本站会员(lao****ou)主动上传,第一文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。 若此文所含内容侵犯了您的版权或隐私,请立即通知第一文库网(点击联系客服),我们立即给予删除!

    温馨提示:如果因为网速或其他原因下载失败请重新下载,重复下载不扣分。




    关于我们 - 网站声明 - 网站地图 - 资源地图 - 友情链接 - 网站客服 - 联系我们

    copyright@ 2008-2022 001doc.com网站版权所有   

    经营许可证编号:宁ICP备2022001085号

    本站为文档C2C交易模式,即用户上传的文档直接被用户下载,本站只是中间服务平台,本站所有文档下载所得的收益归上传人(含作者)所有,必要时第一文库网拥有上传用户文档的转载和下载权。第一文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。若文档所含内容侵犯了您的版权或隐私,请立即通知第一文库网,我们立即给予删除!



    收起
    展开