基于数字信号处理器DSP芯片实现图像采集处理系统的设计.docx
《基于数字信号处理器DSP芯片实现图像采集处理系统的设计.docx》由会员分享,可在线阅读,更多相关《基于数字信号处理器DSP芯片实现图像采集处理系统的设计.docx(5页珍藏版)》请在第一文库网上搜索。
1、基于数字信号处理器DSP芯片实现图像采集处理系统的设计随着人们对实时信号处理要求的不断提高和大规模集成电路的迅速发展,作为数字信号处理核心和标志的数字信号处理器DSP芯片得到了快速的发展和应用。它不但可以广泛应用于通信系统、图形/图像处理、雷达声纳、医学信号处理等实时信号处理领域。就AD1公司而言,继16-bit定点以SP21xx和32-bit浮点ADSP21xxx系列之后,日前又推出了Iige至HARC系列的新型器件。本文介绍使用该系列中的ADSP-TS201S芯片实现一个图像采集处理系统的设计方案。系统总体方案该系统可以完成图像的采集、处理和显示,从而实现目标识别与跟踪的黄能信号处理。该系
2、统是对摄像机数字,摸拉两路迎频数据进行采集,处理后通过PCI总线在PC机上显示出来。整个系统主要由视频信号采集模块、DSP图像处理模块、PC1接旦模块三个部分组成(图1)。图1图像采集处理系统框图系统的各个功能模块电路设计 视频信号采集模块摄像机提供两路视频信号:一路模拟视频,一路数字视频。模拟视频信号经过钳位校正、放大后,将信号送入到A/D转换器,再经FPGA锁存后将视频信号发送给DSP1经视频同步分离电路,由1M1881分离出模拟视频的行、场同步信号,用于控制视频数据采集到DSP1,以便进行图像处理。钳位校正、视频同步电路如图2所示。模拟视频经运放输入,将中心电平调到3.3V,加到A/D输
3、入端。A/D转换后的数据进入FPGA锁存。运放均采用AD1公司的AD8047AR,A/D转换器采用AD1公司的AD9050。AD9050为10位A/D转换器,取其高8位进入FPGA。采样时钟12MHz,与数字视频信号相同。由FPGA对48MHz时钟四分频产生。图2模拟视频输入转换电路摄像机的数字视频信号为14对差分信号,经FPGA将差分信号转换为单端信号,并锁存数据。每个象素14位,每帧320X240。FPGA采用A1TERA公司的CYC1oNE系列EP1C3T144C-6,配置芯片采用EPC21C20oEP1C3T144C-6具有将差分信号转单端信号的专用I/O口。锁存在FPGA的数字,模拟
4、两路视频信号根据工作模式选择输出到DSP1数据总线上,由DSP1读入处理,数据速率与模拟视频的采样速率,数字视频的数据速率相同。工作模式选择,开关控制通过PIC9054引入到FPGA。 DSP处理器模块DSP处理器阵列模块主要由4片高速高性能的DSP处理芯片ADSP-TS201S组成多DSP处理器系统,ADSP-TS201S性能如下:基本性能指标如下: 600MHZ运行速度时,内核指令周期1.67ns 24Mbits片上咽分为6个4Mbits块(128KwordsX32bits) 片内双运算模块,每个都包含一个A1U、一个乘法器、一个移位器和一个寄存器组双整数A1U提供数据寻址和指针操作功能
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 基于 数字信号 处理器 DSP 芯片 实现 图像 采集 处理 系统 设计