深入了解时序约束以及如何利用时序约束实现FPGA 设计的最优结果.docx
《深入了解时序约束以及如何利用时序约束实现FPGA 设计的最优结果.docx》由会员分享,可在线阅读,更多相关《深入了解时序约束以及如何利用时序约束实现FPGA 设计的最优结果.docx(2页珍藏版)》请在第一文库网上搜索。
1、深入了解时序约束以及如何利用时序约束实现FPGA设计的最优结果作为赛灵思用户论坛的定期访客(见),我注意到新用户往往对时序收敛以及如何使用时序约束来达到时序收敛感到困惑。为帮助FPGA设计新手实现时序收敛,让我们来深入了解时序约束以及如何利用时序约束实现FPGA设计的最优结果。何为时序约束?为保证设计的成功,设计人员必须确保设计能在特定时限内完成指定任务。要实现这个目的,我们可将时序约束应用于连线中一一从某FPGA元件到FPGA内部或FPGA所在PCB上后续元件输入的一条或多条路径。在FPGA设计中主要有四种类型的时序约束:PERIOD.OFFSETIN、OFFSETOUT以及FROM:TO(
2、多周期)约束。PERIOD约束与建组每个同步设计要有至少一个PER1OD约束(时钟周期规格),这是最基本的约束类型,指定了时钟周期及其占空比。若设计中有不止一个时钟,则每个时钟都有自己的PERIOD约束。PERIOD约束决定了我们如何进行布线,来满足设计正常工作的时序要求。为简化时序约束应用过程,常常可将具有类似属性的连线分组为一组总线或一组控制线。这样做有助于完成正确为设计约束定义优先级这一关键步骤。设计约束优先次序排列若设计有多重约束,则需进行优先次序排列。一般来说,约束的一般性越强,其优先级越低。相反,约束的针对性越强,其优先级越高。举例来说,时钟网络上的某个一般性PERIOD约束将被特
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 深入了解时序约束以及如何利用时序约束实现FPGA 设计的最优结果 深入 了解 时序 约束 以及 如何 利用 实现 FPGA 设计 最优 结果