数字钟设计报告——数字电路实验报告.docx
《数字钟设计报告——数字电路实验报告.docx》由会员分享,可在线阅读,更多相关《数字钟设计报告——数字电路实验报告.docx(11页珍藏版)》请在第一文库网上搜索。
1、数字钟设计实验报告专业:通信工程姓名:王靖班级:111041B学号:111041226数字钟的设计目录一、前言3二、设计目的3、329、3五、数字钟电路设计原理4(一)设计步骤4(二)数字钟的构成4(三)数字钟的工作原理5/、*9一、前百此次实验是第一次做EDA实验,在学习使用软硬件的过程中,自然遇到很多不懂的问题,在老师的指导和同学们的相互帮助下,我终于解决了实验过程遇到的很多难题,成功的完成了实验,实验结果和预期的结果也是一致的,在这次实验中,我学会了如何使用QuartusI1软件,如何分层设计点路,如何对实验程序进行编译和仿真和对程序进行硬件测试。明白了一定要学会看开发板资料以清楚如何给
2、程序的输入输出信号配置管脚。这次实验为我今后对EDA的进一步学习奠定了更好的理论基础和应用基础。通过本次实验对数电知识有了更深入的了解,将其运用到了实际中来,明白了学习电子技术基础的意义,也达到了其培养的目的。也明白了一个道理:成功就是在不断摸索中前进实现的,遇到问题我们不能灰心、烦躁,甚至放弃,而要静下心来仔细思考,分部检查,找出最终的原因进行改正,这样才会有进步,才会一步步向自己的目标靠近,才会取得自己所要追求的成功。二、设计目的1.掌握数字钟的设计方法。2熟悉集成电路的使用方法。3通过实训学会数字系统的设计方法;4通过实训学习元器件的选择及集成电路手册查询方法;5通过实训掌握电子电路调试
3、及故障排除方法;6熟悉数字实验箱的使用方法。三、设计任务设计一个可以显示星期、时、分、秒的数字钟。要求:1、24小时为一个计数周期;2、具有整点报时功能;3、定时闹铃(未完成)四、设计方案一个基本的数字钟电路主要由译码显示器、“时”,“分”,“秒”计数器和定时器组成。干电路系统由秒信号发生器、“时、分、秒、”计数器、译码器及显示器、电路组成。首先由74160构成分频器,然后由741S161采用清零法分别组成六十进制的秒计数器、六十进制分计数器、二十四进制时计数器和七进制的周计数器。秒计数器的进位输出作为分计数器的CP脉冲,时计数器的进位输出作为周计数器的CP脉冲。分计数器的进位输出作为时计数器
4、的CP脉冲,时计数器的进位输出作为周计数器的CP脉冲。使用741S48为驱动器,BS201A数码管作为显示器。五、数字钟电路设计原理(一)设计步骤1、设计一个精准的秒脉冲产生电路;2、设计60进制、24进制计数器;3、设计译码显示电路;5、设计整点报时电路。(二)数字钟的构成1分频器在数字电路中,分频器是一种可以进行频率变换的电路,其输入、输出信号是频率不同的脉冲序列。输入、输出信号频率的比值称为分频比。例如,2分频器的输出信号频率是输入信号频率的-1,8分频器的输出信号频率是输入信号频率的1。28分频器电路将32768Hz的高频方波信号经32768(2屿)次分频后得到IHZ的方波信号供秒计数
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 数字 设计 报告 数字电路 实验