基于太空级Virtex FPGA建立高灵活性的可扩展架构.docx
《基于太空级Virtex FPGA建立高灵活性的可扩展架构.docx》由会员分享,可在线阅读,更多相关《基于太空级Virtex FPGA建立高灵活性的可扩展架构.docx(6页珍藏版)》请在第一文库网上搜索。
1、基于太空级VirteXFPGA建立高灵活性的可扩展架构目前,天基蚯系统开发人员面临的压力越来越大,在项目日程安排越来越紧张且预算一再削减的情况下,他们却需要提供更高的系统性能。然而,天基系统具有一套独特而严格的尺寸、重量和功耗(SWA1?)限制,这对于设计人员来说无疑是一个棘手的问题。为达到事半功倍的效果,各大公司纷纷采用FPGA等商用成品(COTS)器件。从SWAP限制、成本与工作效率方面来说,可重构的FPGA所固有的灵活性为天基系统的开发人员提供了巨大的帮助。充分利用现有工程设计与预算资源的一种方式是创建能部署到多个太空任务中的灵活的有效负载。SEAKR工程公司采用可重构的赛显扬Vir拄X
2、FPGA创建了灵活的高性能计算平台作为各种天基系统的核心。使用该可重构的汁算(RCC)方法,可在多个太空任务的SWAP、成本与时间限制范围内实现高要求的性能目标。最引人注目的例子包括:SEAKR为美国雷神公司(Raytheon)的先进反应战术效能军用成像光谱仪(ArtemiS)开发的板载处理器、可编程太空收发避以及目前尚在开发过程中的可编程太空IP调制解调器和猎户座视觉处理器。应用独立处理器的架构这款全新平台称为应用独立处理器(A1P),在灵活、可扩展的架构中集成了一系列标量处理器与RCC,可支持开放式标准,如图1所示。由于该处理器具有灵活的I/O架构,可以?昆搭各种板卡以创建最适合应用要求的
3、不同配置,称之为专门任务功能。AIP利用赛灵思基于5幽_的FPGA的独特功能,允许在轨重构,从而获得更高的灵活性与SWAP优势。Ai1?还支持各种抗单粒子效应(SEE)辐射技术,确保在不同轨道中都能够可靠地进行操作。(f.TMsa13ARTEMIS配K“小图IAiP系统架构AIP系统架构的核心是一块可重构的计算机板卡,其上包括3个Virtex-4FPGA,如图2所示。SEAKR对目前可用的组件进行了调研,结果表明VirteXFPGA是惟一能达到性能目标并具有航天飞行特性要求的设备。针对要求最苛刻的应用,赛灵思提供了VirteX-4QV太空级设备。这些太空级FPGA采用了与商用级FPGA相同的架
4、构,但经过特殊处理和筛选以达到Q类与V类要求。W速存他BAit*.MI.VI)SI/O1VnSI/OHdx:1超小帆M出姓四BBN傲Vig-4AafBr-HJ/接。/配置的皎用BAVirtm-4怫处及0C宾&思VirtrxTViHex-4FPGA通过与顺序处理器协调工作,可充当协处理器以加速关键处理密集型任务的进展。三重FPGA板的架构具有高度的灵活性,可满足不同任务的独特需求。例如,在抗SEE技术中使用3个FPGA,可满足该技术对组件级冗余性的要求;多个设备间共享一个大型协处理器并使用坯形总线通过1VDS接口连接3个FPGA,可实现设备间的高速通值。采用扩展的6U外形,板卡上将有2个连接盗用
5、于板卡间通信:一个用于ComPaCtPC1背板,另一个用于高速串行网络。每个FPGA都可直接访问RCC板上的专用高速存储器以及支持通过高速夹层卡进行扩展与定制的连接器。使用此架构,可以利用特定I/O、存储器、模拟电路甚至附加逻辑来扩展RCC板的功能。特定应用中的抗SEE辐射架构的组件夹层卡,通过3个连接器与RCC板连接起来,每个连接器可提供1701VDSI0o将特定任务的功能模块移动到夹层卡,可以在多种独特应用中使用相同的基于FPGA的处理卡。该通用架构有助于降低项目风险、减少成本并缩短时间。FPGA中的抗辐射效应基于SRAM的配置电路在受到辐射时极易发生翻转,因此在太空中飞行的基于FPGA的
6、可重构系统需要给予特别考虑,以确保其在高辐射环境中可靠运行。首先要考虑组件的选择。除了工业和军事温度级选项外,赛灵思还提供V级VirteX-4与VirteX-5FPGA,这些FPGA经过特殊处理,可以防止因辐射而导致的闭锁现象,保证总剂量辐射效应下的性能。这些器件还能经受中子和质子i七束的进一步锤炼,可靠地预测出特定轨道上单粒子翻转(SEIJ)及单粒子功能中断的频率。此数据可指导工1师选择适用于应用与轨道的抗翻转方案。可重构FPGA的抗翻转功能一般需要组合使用硬性三重冗余与配置存储器清除。硬件三重冗余包括三重关键电路,即使在某一组件发生辐射引发的翻转后也能确保连续运行。此外,它还增加了一个表决
7、电路,该电路将来自3个逻辑分支的、信号进行比较并拒绝因翻转而产生的无效信号。设计人员可从一系列方案中进行选择,以满足系统性能与可用性要求。其中一种方法是使用冗余FPGA与一个抗辐射的外部表决电路。另一种方法是设备级抗辐射,即在一个FPGA中配置三重关键任务逻辑并使用相关联的表决电路。传统上,工程师手动实现三模冗余(TMR)设计方法。现在,赛灵思提供了专门的设计工具,可在FPGA内自动实现,FMR0选择抗辐射方案时,会受到一些因素的影响,比如目标电路的尺寸、选定轨道中的辐射级别及电路的运行时间要求等。存储器清除的基本概念是比累计翻转次数更频繁地重写配置存储器。设计人员可从一系列存储器清除方法中进
8、行选择,以适应不同的翻转频率与运行时间要求。最简单的方法就是将完整比特流重新加载到配置存储器中。该方法开销低,但要求电路至少在1个配置周期内保持不工作。对于在运行时间方面要求更严格、翻转率更高或同时存在这2种情况的应用,还可采用更高级的方法。例如充分利用VirteXFPGA的部分重构功能,包括检测存储器翻转然后只重构存储器阵列的选定子集的电路。A1P应用现状AIP架构已成功应用于4个不同的太空任务。通过组合使用基于FPGA的RCC板与灵活的夹层卡,工程师可以快速构建各种处理与通信系统并实施适合每次太空任务独特要求的抗辐射方案。第一个采用A1P的真实E遢是先进的反应战术效能军用成像光谱仪Arte
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 基于太空级Virtex FPGA建立高灵活性的可扩展架构 基于 太空 Virtex FPGA 建立 灵活性 扩展 架构