基于Virtex-5器件中的嵌入式三态以太网MAC模块的功能集设计.docx
《基于Virtex-5器件中的嵌入式三态以太网MAC模块的功能集设计.docx》由会员分享,可在线阅读,更多相关《基于Virtex-5器件中的嵌入式三态以太网MAC模块的功能集设计.docx(6页珍藏版)》请在第一文库网上搜索。
1、基于Virte-5器件中的嵌入式三态以太网MAC模块的功能集设计以幽是一个占据绝对优势的固线连接标准。Xi1inxVirteXT-5以太网媒体接入控制器(以太网MAC)模块提供了专用的以太网功能,它和VirteX-5RocketIOGTP收发器以及Se1eCt1ON技术相结合,能够让用户与各种网络设备进行连接。VirteX-5器件中,以太网MAC模块作为一个硬件块集成在FPGA内部。在Xi1inX设计环境中,以太网MAC是一个库原语,名为JMAC该原语包括一对10/100/1000Mbps的以太网MAC。每个VirteX-51XT器件含有四个以太网MAC模块;因此,一个VirteX-51XT设
2、计能够融合两个TEMAC原语。利用标准的XiIinX汽员,您可以建立一系列度身定制的数据包处理和网络端点产品。Xi1inX还提供了一种超频模式,它能够使底板的连接速率高达2,000Mbpso基于Virtex-4FX以太网MAC,Xi1inx开发出了Virte-5以太网MAC,较之前者,后者在全局时钟使用、串行接口的灵活性以及软件控制复杂度方面都有了较大的改进。本文将介绍Virtex-5器件中的以太网MAC模块的功能集,同时描述Virtex-5和Virte-4FX以太网MAC之间的区别,指出一些潜在的应用,探索如何使用标准的Xi1inx工具将以太网MAC融入用户的设计。支持的接口Virtex-5
3、以太网MAC完全符合IEEE802.3规范。图1显示了一个以太网MAC的模块结构图。图1Virtex-5以太网MAC的模块结构图物理接口您可以单独配置每个以太网MAC的物理接口,使其作为五种不同的以太网接口中的一种进行工作。媒体独立接口(M1I),吉比特媒体独立接口(GMII)和简化的吉比特媒体独立接口(RGM11)是并行接口。它们通常连接到一个外部物理层(PHY)甚左以提供速率为10/100/1000Mbps的BASE-T功能。同时它还支持速率为10/100Mbps的半双工操作以及各种速率条件下的全双工操作。串行吉比特媒体独立接口和IOOOBASET是串行接口,它们使用以太网MAC中的物理编
4、码子层(PCS)和物理媒体接入子层(PMA)部分。它们连接到Virtex-5RocketIOGTP串行收发器。当与并行接口一起使用时,SGMII提供了速率为10/100/1000Mbps的全双工BASE-T功能。该串行接口大大减少了与外部PHY芯片相连的引脚数量。当将以太网MAC配置成1000BASE-X模式时,PCS/PMA模块与RocketIO收发器一起工作,能够提供与吉比特转换器(GBIC)或者小型可插式(型)光纤收发器进行直接连接所需要的所有功能。这可以避免IOOOBASE-X网络应用所需的外部PHY芯片。控制接口主机接口为接入以太网MAC模块配置麦谴提供了通道。配置选项的示例中包括巨
5、帧使能、暂停、单播地址设置以及帧检验序列生成。可以通过通用主机总线或者设备控制寄存器(KR)总线(当与处理器连接时)对主机接口进行访问。另外,每个以太网MAC还有一个可选的管理数据I/O(MDIO)接口。它允许对外部PHY的管理寄存器和以太网MAC中PCS/PMA内部的物理接口管理寄存器进行访问。客户端接口发送器的客户端接口将帧传送给以太网MAC0当接收到的数据小于最短的以太网帧长度时,发送器将该数据加长,并且保持最小的帧间距;但是,您可以增加间隔的长度,还可以通过配置发送器在帧中添加一个帧检验序列。一个单独的流控制接口允许您生成暂停帧。在半双工模式下,信号发送之间存在冲突,在有效冲突情况下,
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 基于 Virtex 器件 中的 嵌入式 三态 以太网 MAC 模块 功能 设计