可编程逻辑器件在高速DDR SDRAM中的应用优势.docx
《可编程逻辑器件在高速DDR SDRAM中的应用优势.docx》由会员分享,可在线阅读,更多相关《可编程逻辑器件在高速DDR SDRAM中的应用优势.docx(3页珍藏版)》请在第一文库网上搜索。
1、可编程逻辑器件在高速DDRSDRAM中的应用优势I.引言DDRSDRAM的原理及特点:DDRSDRAM不需要提高班频率就能加倍提高SDRAM的速度,因为它允许在时钟脉冲的上升沿和下降沿读写数据。至于地址和控制信号,还是跟传统的SDRAM一样,在时钟的上升沿进行传输。DDR(Doub1eDataRateSDRAM),能够以相同频率SDRAM的两倍来传输数据,每个时钟周期传输两次数据,它在时钟信号的上升沿和下降沿传输数据。存储单元工作在相同的时钟频率下,但是内部总线加宽,从内部阵列到缓存之间的总线宽度是外部总线(buffer)到控制器)的两倍,使得缓存到控制器的数据传输率达到内部存储单元工作频率的
2、两倍。存储单元内部使用一个很宽但较慢的总线,但当数据传输到控制器时使用了一个较窄但是快速的总线。I/O口的控制电路对存储器的总体控制和时序具有极大的影响。在DDR的读取过程中,需要考虑的有两个主要类型的延迟。第一类的是连续的DRAM读操作之间的延迟。DDR不可能在进行完一个读取操作之后就立刻进行第两个读取操作,因为读取操作包括虫容凝的充电和放电另外还包括把信号传送出去的时间,所以在两个读取操作中间至少留出足够的时间进行这些方面的操作。第二种延迟类型是叫做内部读取延迟(inside-the-read)o这种延迟同同两次读取操作之间的延迟非常的相似,但是不是由停止/RAS和/CAS激活而产生的,而
3、是由于要激活/RAS和/CAS而产生的。比如,行存取时间(tRAC)它就是在你激活RAS和数据最终出现在数据总线之间的时间。同样的列存取时间(tCAC)就是激活/CAS引脚和数据最终出现在数据总线上之间的时间。DDRSDRAM控制器是一个可配置的,用户可以根据设计需要,灵活修改数据宽度、脉冲传输速率和CAS等待时间的设置。另外,DDR控制器还支持组块管理,这是通过维护一个所有组块均被激活以及每一组块行激活的功能来实现的。DDRSDRAM控制器通过这些信息决定是否需要一个激活命令或预充电命令。这有效缩短了DDRSDRAM接受读写命令的等待时间。I1控制器总体框图:图2中DAT&N、DATAOiJ
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 可编程逻辑器件在高速DDR SDRAM中的应用优势 可编程 逻辑 器件 高速 DDR SDRAM 中的 应用 优势
![提示](https://www.001doc.com/images/bang_tan.gif)