以FPGA为核心的高速通信系统设计.docx
《以FPGA为核心的高速通信系统设计.docx》由会员分享,可在线阅读,更多相关《以FPGA为核心的高速通信系统设计.docx(6页珍藏版)》请在第一文库网上搜索。
1、以FPGA为核心的局速通信系统设计引言远程通信系统和远程监控系统对信号传输有两方面的要求:一方面要求接且灵活且有较高的数据传输带宽;另一方面要求系统的传输距离远。传统接口如UART,USB,幺太网等在传输带宽和传输距离上均无法满足要求。低压差分信号(1VDS)是一种低摆幅的差分信号技术。1VDS的恒流源模式及低摆幅输出使传输速度可以从数百Mb/s到2Gb/s以上。差分传输方式使1VDS信号对共模输入噪声有更强的抵抗能力。1vDS技术功耗低,100。的负载电阻功耗仅有1.2mWo这些特点使得1vDS技术广泛应用在许多要求高速度与低功耗的领域。随着坐星隹工艺进步,现场可编程逻辑阵列(FPGA)的性
2、能和集成度在不断提高,同时成本在下降。FPGA片内资源丰富且灵活性强。通过配置逻辑资源和I/O,可以生成支持各种标准的接口,适合完成接口间的通信工作。FPGA的可重构性使相同的硬件环境可以实现不同的功能,节约了系统升级和更改的成本。1系统构成及原理高速数据传输系统的原理框图如图1所示。整个系统由发送板、接收板和传输线三部分组成。-A接口电路发送板DataZ)FPGAy1VDS电缆驱动电都串行数据同轴电线接收均食电路接收板接FPGA)略时钟恢复电路输:h信号图1系统原理框图发送板主要由接口电路、FPGA和电缆驱动电路组成,完成的功能是将输入的各种信号转换为串行数据帧通过传输链路进行传输。接收板主
3、要由接收均衡电路、班恢复电路、FPGA和接口电路组成,实现将串行数据帧接收并恢复成原始信号的功能。传输线选用同轴电缆。与双绞线相比同轴电缆的抗干扰能力强、传输距离远,与光缆相比同轴电缆的成本低。同轴电缆适合本系统这种传输速率低于200Mb/s,传输距离小于300In的应用场合。系统的输入信号包括串口信号、网络信号和并行视频信号等。分别选用MAX232,RT18201,SN741VC4245等直柱组成接口电路,将输入信号转换为FPGA支持的1VTT1/1VCMOS电平信号,起到保护器件和增加信号驱动能力的作用。接收板FPGA首先完成系统输入信号的接收工作,再将异步时钟域的信号转换到统一的系统时钟
4、下,接下来将信号并串转换并添加起始位、停止位和校验位组成特定的帧格式,然后对其进行8B/10B编码,最后通过差分I/O以1VDS电平输出。接收板FPGA接收到串行信号后将信号解码、解帧,抽取出原始数据进行恢复,最后通过相应的I/O将恢复后的信号输出给各接口。从FPGA直接输出的1VDS信号在100Mb/S传输速率下传输距离不足10m,需要使用电缆驱动电路增加1VDS信号的驱动能力,同时使用接收均衡电路补偿通过电缆传输后衰减的信号,达到加强系统长距离传送能力的目的。如果使用1根同轴电缆传输时钟,其余传输数据,会因为无法保证这些电缆严格等长导致接收数据的建立时间和保持时间无法满足后级电路的要求。另
5、一方面,经过传输后时钟信号的Jit拄r会增加,使FPGA内部的P11无法锁定时钟。本系统电缆上传输的都是数据信号,接收端同步时钟通过时钟恢复电路从串行数据中还原。2系统的硬件设计2.1FPGA部分电路设计系统选用Xi1inx公司Spartan3系列的FPGA:S3C500Eo它有10476个逻辑单元,232个I/O,4个时钟管理模块(KM),存储器包括360Kb的块幽和73Kb的离散RAM。所有I/O可以组成92组1VDS差分对,最高输入输出速率高到622Mb/s,所以系统不需要额外的电路实现1VDS接口。DCM模块可以将输入时钟灵活的倍频或降频,最高工作频率达到311MHzo以上参数和性能不
6、仅满足当前的设计需求,而且为系统的升级保留了充足的设计余量。FPGA外围电路包括时钟部分和配置部分。时钟使用电路板上的晶振提供,通过GC1K脚与FPGA相连。GC1K是专用时钟引脚,这个脚的驱动能力强,到所有逻辑单元的延时基本相同。配置电路采用主动SP1模式。相比其他模式,主动SP1模式的外围电路简单、体积小、成本低。而且SP1F1ASH的容量大,除了存储配置文件,还可以存储其他用户数据。S3C500E的配置文件大小为2Mb,本系统采用存储量为16Mb的M25P16作为配置存储器。2.2传输部分电路设计传输部分设计包括选择同轴电缆和设计相应的发送接收电路。本系统选用的同轴电缆型号为SVY-50
7、-3,成本低、性能好。这款电缆的特征阻抗为50Q,速率150MHZ时信号传输100m的最大衰减为18.01dBo它具有良好的屏蔽特性,可以在复杂的电磁环境中正常工作。电缆驱动电路和接收均衡电路分别选用Nationa1Semiconductor公司的芯片C1COo5和C1CO12oC1C005支持1VDS电平输入,最高传输速率达到622Mb/s,输出信号峰一峰值从0.72VoC1COI2可以自动均衡频率在50650MHZ的信号。时钟恢复器件选用C1C016,它的输入信号来自C1C-012,输出时钟和数据接FPGA,恢复的时钟在数据上升沿有效。C1eOO5和C1C012用于特征阻抗为75Q的传输系
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- FPGA 核心 高速 通信 系统 设计