一款基于DSP内核处理器的FPGA验证实现设计.docx
《一款基于DSP内核处理器的FPGA验证实现设计.docx》由会员分享,可在线阅读,更多相关《一款基于DSP内核处理器的FPGA验证实现设计.docx(6页珍藏版)》请在第一文库网上搜索。
1、一款基于DSP内核处理器的FPGA验证实现设计ARM通用C用及其开发平台,是近年来较为流行的开发平台之一,而由ARM+%的双核体系结构,更有其独特的功能特点:由ARM完成整个体系的控制和流程操作,由DSP完成具体的钮和计算处理。这样,不但可以充分地发挥ARM方便的控制优势,同时又能最大限度地发挥DSP的计算功能。这在业界已逐渐成为一种趋势。本文的FPGA的Demo验证,是在基于一款DSP内核处理器的研发基础上,对其功能进行验证的一个小目标识别算法的实现。考虑到软件环境仿真的速度以及仿真模型的局限性,用FPGA进行便性协同验证。这样,既能够保证仿真的真实性,又能够快速发现实际问题,减少不必要的流
2、片次数,加快开发的进程,这对于一个大规模的SoC设计,已经成为不可或缺的手段之一,而且对节约成本也有很大好处。1系统体系结构双核系统的体系结构如图1所示。I31. 1内嵌ARM内核的EPXAI型士及其特点图1中,包含ARM922T内核的开发平台选用的是AItera公司的exca1ibar系列,本验证实现选用的型号是EPXA1。EPXA1是一款带有100万门可重配置P1D的ARMCore+P1D体系结构,可以通过quartus软件工具来灵活配置ARMCore同外部的端口连接,最大班频率能够达到200MHz。EPXA1的高度集成化,不仅大大加快了ARM与片内各种资源的通讯速度,而且减小了硬件电路的
3、复杂性、体积和功耗,真正实现了SOPC101.2FPGA硬件平台及其特点对于一个具体项目,FPGA芯片的选取要根据实际需求和特点来具体考虑。一般应从逻辑资源需求、易扩展能力、直殳质量以及成本等因素来考虑。如图1所示,本次设计采用的两片FPGA分别为XiIinX公司的FPGAX3S5000和X2V6000,其容量分别为500万门和600万门。选用这两块芯片正是基于逻辑资源需求的考虑。FPGAX2V6000面向高端应用,存储资源更多,功能更强大,适用于性能要求较高的DSP内核,但其成本相对也较高;而FPGAX3S5000成本较低,适用于一般性能要求的模块。两片FPGA都具备三个扩展槽,可做接口扩展
4、,同时也能作为调试测试点用。1. 3双核体系结构设计特点具体来讲,整个体系结构是指通过人为设计电路图,外部选用不同的FPGA器件来谴生成特定功能的外部硬件电路,在电路图上对应相应的端口标号;同时,ARMC匹e可以通过quartusII工具方便地连接不同的端口标号,编译运行生成相应的配置文件;ARM的启动代码中用以上的的配置文件信息来配置P1D,从而实现ARM同外部硬件电路即两片FPGA的连接3。FPGAX3S5000中下载固化AHBC硬件电路以及外部SRAMMemory,而FPGAX2V6000中下载固化DSPCore以及支持AMBA协议的Wrappero这种体系结构能够充分利用硬件资源,合理
5、的版图位置方便了ARM和DSP对外部SRAM的访问,同时可快捷地实现ARM的控制功能,而且预留的扩展槽能够较为方便地进行功能扩展和调试。DSPCOre的WraPPer能够快速响应ARM的控制请求,调动DSPCOre进入不同的工作状态。2系统工作流程及特点系统工作流程图如图2所示,介绍如下。1.1 ARM负责准备阶段ARM从F1ash中运行启动代码,通过配置P1D来连接FPGAX3S5000中的AHBC,目的在于ARM通过AHBC同FPGAX2V6000中的DSPCore进行交互。代码唤醒外部DMA通过以太网口从PC机端搬运第一帧待处理的图像数据,放到双核公用的外部SRAMInem(Hy既定的地
6、址段中。然后,ARMCore通过AHBC控制FPGAX2V6000中的DSPCoreo这里需要说明两点:(1) FPGA开发板的的图像传输是通过专门配置的带有1XT972芯片的以太网口与PC机的以太网口进行交互,如图3所示。图3左边的以太网子板即图1中的Ethernet模块。(2) DSPCore顶层的WraPPer是支持AMBA协议的ToPModu1e,其中包括一个DebUgSub-Modu1eoARM就是通过读写DebUgSUb-ModU1e的控制寄存器来控制DSPCOre的启动、停止等工作状态的。所以说,DebUgSub-Modu1e是整个FPGA工程最为关键的部件之一,它直接关系到AR
7、M和DSP之间的交互。本项目中,利用DebUgSUb-ModUIe实现对DSPCore的复位、启动、暂停、断点设置、单步运行、读写内部SRAM、读DSPCOre寄存器等一系列功能,大大方便了调试工作,同时也非常便捷地实现了ARM和DSP的交互运行。2. 2DSP运行阶段ARM写控制寄存器使DSPCore复位,并把小目标识别的程序代码写入DSP内部的SRAMO中等待DSP启动运行,由ARM控制DSPCore运行起来。DSPCore运行完程序之后,会在外部SRAM的一个地址上返回一个标志数(OxOOffOOff),同时进入id1e状态,完全释放对AHBC的操作。每隔一段时间,ARM检查一下相应地址
8、上的这个标志数,如果没有,则表示程序还未运行完,ARM继续检查;如果有,则表示程序已经运行完毕,ARM将进入下一步操作。选用这种流程有两个特点:(1)ARM完全实现了控制和辅助的作用,而运行部分则完全由DSP负责,各自分工明确。(2)ARM和DSP实现了很好的交互,严谨地控制了流程的运行步骤。2.3ARM控制停止返回ARM通过写控制寄存器把DSPCore停下来,从外部SRAM的既定地址段中取出DSPCOre运行完所返回的小目标的坐标信息,并通过以太网口返回到PC机端,在显示界面的此帧图像上显示出小目标。图4为其中一帧图像的处理结果显示。ARM擦除DSPCore运行完毕的标志数,同时判断当前处理
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 一款 基于 DSP 内核 处理器 FPGA 验证 实现 设计