Xilinx DDR3控制器接口带宽利用率测试(四.docx
《Xilinx DDR3控制器接口带宽利用率测试(四.docx》由会员分享,可在线阅读,更多相关《Xilinx DDR3控制器接口带宽利用率测试(四.docx(2页珍藏版)》请在第一文库网上搜索。
1、Xi1inxDDR3控制器接口带宽利用率测试(四五.相同Bank同一行读写切换测试描述:在此项测试中,发起四次读写访问,其中读写操作分别间隔开,四次读写操作访问的地址都是同一个,由此观察读写切换引入的带宽开销。由图可见,在执行完一次读/写操作后,即使下一次写/读操作的地址不变,也不能立即执行下一个命令,必须等待一段时间。经测量,发现在连续的读写切换过程中,一组读写操作所需总时间为8000ps+23508ps+8000ps+40492ps=80ns,其中有效时间为16ns,带宽利用率为20%。图6相同Bank同一行读写切换时序图六.相同Bank不同行读写切换测试描述:在此项测试中,发起四次读写访
2、问,其中读写操作分别间隔开,四次读写操作访问的地址在相同Bank的不同行,由此观察读写切换引入的带宽开销。由图可见,由于读写切换以及行切换,在连续的读写切换过程中,一组读写操作所需总时间为8000ps+35508ps+8000ps+76492ps=128ns,其中有效时间为16ns,带宽利用率为12.5虬图7相同Bank不同行读写切换时序图七.结论经过上面若干测试项的验证,可以发现:XiIinX的I)DR3控制器结合DDR3芯片对于按地址连续存储,效率还是比较高的,基本上可以达到95%以上(一些零散的开销未详细计算,故取5%作为这些开销的总和)。但Xi1inX的DDR3控制器对DDR3的随机地址存取效率比较低。对于一些查表应用,由于查表地址是随机的,D1)R3的存取效率是很低的。造成随机存取效率较低的原因主要有:1.同Bank行切换;2.同时打开的Bank数只能是4个;3.读写切换。随机存取DDR3带宽利用率基本维持在I18%-40%之间。八.解决办法1将Xi1inx的DDR3控制器的同时能打开的bank数改为8;2.调整I)DR3访问(读或写)的顺序,避免同Bank行切换以及读写切换。
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- Xilinx DDR3控制器接口带宽利用率测试四 DDR3 控制器 接口 带宽 利用率 测试