FPGA的多芯片封装技术介绍.docx
《FPGA的多芯片封装技术介绍.docx》由会员分享,可在线阅读,更多相关《FPGA的多芯片封装技术介绍.docx(3页珍藏版)》请在第一文库网上搜索。
1、FPGA的多芯片封装技术介绍EE立封装中的存储器一般是在高密度、高带宽、高带宽、高成本的技术中实现,比如HBM。由于我们是通过近外的方式来实现(通过互插器或EMIB或其他封装链路),所以延迟和带宽比嵌入式存储器要低,但比通过传统的存储器接口(我们稍后会讲到)在唾上的芯片外实现要好。然而,在讨论封装内存储器之前,我们应该先谈谈三家匚面在封装层面的集成方式的根本区别。在这里,我们将以最小的终端用户投资获得甚皿Agi1ex的最大灵活性。英特尔的Agi1ex从一开始就为封装内集成的灵活性而设计。英特尔使用了一种名为EMIB(嵌入式多模互连桥)的专有技术来连接封装内的芯片组。FPGA结构本身是一个芯片组
2、,SerDeS/发遥是另一个芯片组,封装内存储器(如HBM等)是另一个芯片组,还有其他可选的外设。这些外设都可以用不同的工艺技术来实现,这意味着英特尔可以随时更新或刷新任何芯片组,而无需重新设计整个FPGA(就像他们用的左机方法一样)。英特尔在这里的额外优势是他们能够基于最近获得的e诞技术夹带定制芯片组。这意味着用户的定制逻辑可以添加到FPGA的封装中,只需最小的NRE和设计开销就可以实现。怆hronix已经宣布了SPeedSter7t作为一个独立的芯片系列,但也有一个SPeedCOre嵌入式FPGA版本,它包含了与SPeedSter7t相同的资源,但也可以包含自定义指令,以进一步优化特定类别
3、的应用;这些可能是专用的数据包处理、TCAM或值号处理功能。在这种情况下,在芯片与封装之间的集成决定,以及在FPGA结构的同一块硅片中包含哪些硬化IP,完全由客户的设计团队决定。这种方法为最终用户提供了最大的灵活性和控制权,但对客户端的成本、风险和设计专业技术要求更高。标识、印字金线AChroniX也从事ChiP1et(芯粒)业务,并参与开放计算项目(OCP)的开放域专用架构(ODSA)计划。ODSA正在努力建立标准,以驱动开放的ChiP1et(芯粒)生态系统,这将有助于创建混合并匹配来自多个供应商的小芯片的SiP0这将允许与英特尔类似的封装级定制,但不能使用英特尔专有的EM1B互连技术。AC
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- FPGA 芯片 封装 技术 介绍
