Aldec新推基于Virtex UltraScale VU440 HES.docx
《Aldec新推基于Virtex UltraScale VU440 HES.docx》由会员分享,可在线阅读,更多相关《Aldec新推基于Virtex UltraScale VU440 HES.docx(3页珍藏版)》请在第一文库网上搜索。
1、A1deC新推基于VirteXU1traSca1eVU440HES背景:Xi1inx的VirteXU1traSCaIe系列的器件均采用20nm工艺实现,具有极高的性能,包含较高的串行I/O带宽和强大的逻辑能力,作为行业内仅有的20nm处避中的高端EPGA,可以实现高达400G的网络设计应用和大规模ASCI原型设计和仿真。Xi1inxZynq?-7000全可编程SoC(APSoC)系列集成了基于幽1处理器核的软件编程应用和基于一款FPGA的硬件编程应用,使得在一个单机器件上可以将用于分析的硬件加速器和坠,DSP,ASSP或一些值号处理模块集成在一起。在此系列中,包括单核的Zynq-7000和双核
2、的Zynq-7000器件。最关键之处在于Zynq-7000系列将范左工作的每功耗能量都应用到了极致,可以为用户自己的应用需求提高全可扩展的SoC平台。A1decHES-US-440近日,A1dec公司发布了最新的基于FPGA的HES原型样机板HES-US-440,而此板卡具有高达2千6百万空E门的逻辑能力。此外,此板卡还是基于Xi1inxVirtexU1traSca1eVU440FPGA而实现的,同时集成了一个Xi1inXZynqZ-7100SOC芯片,此SOC在板卡上不仅可以作为板卡的外设控制,同时也提供主机接口。在A1deC的此次板卡发布中,还同时发布了A1dee的HES-DVM软/硬件验
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- Aldec新推基于Virtex UltraScale VU440 HES Aldec 基于 Virtex