高速DDC系统的实现架构与仿真.docx
《高速DDC系统的实现架构与仿真.docx》由会员分享,可在线阅读,更多相关《高速DDC系统的实现架构与仿真.docx(4页珍藏版)》请在第一文库网上搜索。
1、高速DDC系统的实现架构与仿真摘要:基于FPGA设计了一高速数字下变频系统,在设计中利用并行NCO和多相滤波相结合的方法有效的降低了数据的速率,以适合数字信号处理器件的工作频率。为了进一步提高系统的整体运行速度,在设计中大量的使用了FPGA中的硬核资源区48。Xi1inxISE14.4分析报告显示,电路工作速度可达360MHzo最后给出了在MatIab和Mode1Sim中仿真的结果,验证了各个模块以及整个系统的正确性。数字下变频(DigitaIDownConversion,DDC)是软件无线电系统的关键模块之一,其可将高频数据流值号变成易于后端数字信号处理器(Digita1Signa1PrOC
2、eSS更,DSP)设备实时处理的低频数据流信号。在数字下变频实现中,随着信号采样率的不断提高,数据率也会相应的提高,但是实际应用中随着数据速率的不断提高,数据处理器件(如FPGA)的处理速度会无法满足要求而不能正常工作,从而带来了数字信号处理的瓶颈问题。本设计就是以多路并行NCo技术为基础,研究了如何在FPGA中用多路并行采样数据的方式来解决数据处理器件无法提供高速率的匹配信号的问题,并给出了高速DDC实现的架构和仿真结果。1数字下变频基本原理数字下变频主要由频谱搬移和抽取两部分组成,如图1所示,其中频谱搬移包含数控振荡器(NUmeriCaI1yContro11edOsci11ators,NC
3、O)乘法器和低通滤波器(1PF,1OWPassFi1拄r);抽取桓法抽取滤波器(1PF2)和D倍的抽取,1PF2是为了限制信号的频谱,以免抽取后发生混叠。图1数字下变频结构CFig.1DDCstructure模拟信号经过A/D转换后分成两路信号,一路信号和NCO输出的正弦信号相乘(同相分量),一路和NCo输出的余弦信号相乘(正交分量),之后经过低通滤波器(1PF1)将高频分量滤除,然后信号经过抽取滤波以降低速率,最终输出的两路信号就可以送往后续的数字信号处理器中做进一步的处理。2高速DDC系统设计文中设计了一种基于并行NCO的高速DDC,可大大降低对FPGA处理速度的要求,其实现如图2所示,该
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 高速 DDC 系统 实现 架构 仿真