高速转换器技术的进步对下一代无线通信系统设计的支持.docx
《高速转换器技术的进步对下一代无线通信系统设计的支持.docx》由会员分享,可在线阅读,更多相关《高速转换器技术的进步对下一代无线通信系统设计的支持.docx(6页珍藏版)》请在第一文库网上搜索。
1、高速转换器技术的进步对下一代无线通信系统设计的支持简介无线通信网络正在迅猛发展。消费者对增强数据服务的需求日益增长,对带宽的使用率也在上升。新一代无线通信系统要求更高的数据吞吐速率、更低的功耗和更高的可靠性。这些要求通常互相冲突。为了满足这些要求需要有高采样速率、高信号带宽、高效率的数模转换器(DAC)解决方案。新一代高速DAC艺品具有GSPS采样率和输入数据速率,可为多频段、多标准无线电基站提供多载波GSM兼容性能,同时能够降低系统的总功耗和散热密度。本文讨论高速转换器如何藉由更高的采样速率、更宽的数据带宽以及更低的功耗,来帮助系统设计人员推动无线通信系统的创新。高带宽对系统的挑战现代移动基
2、站的发射带宽超过300MHZ并不是罕见现象。为了支持更宽数据带宽和数字预失真技术的要求,提升了对高速DAC产品的可用信号带宽和动态性能标准指标要求。为了实现更高的系统带宽,存在三方面挑战。第一,更高的信号带宽要求DAC采样速率更快。奈奎斯特一香农采样理论规定,转换盗采样速率至少应为待合成信号频率的两倍。因此,在不考虑其它设计约束的情况下,I)AC采样速率需要以信号带宽2倍的速率提高。而且模拟重构滤波是系统设计的另一重要因素,为了简化这个滤端的设计需要有更高的DAC采样率。在无线发射机中使用矩形模拟滤波器既不可行,也无甚效果。实践中,系统要求DAC采样速率相对于合成信号带宽有一定的过采样比,以便
3、在目标信号与需要抑制的高频DAC采样镜像之间构建一个滤波器过渡带。例如,如果要合成的信号带宽是50MHZ且中心频率为150MHz,则DAC输出信号的上限是200MHz;而如果要合成的信号带宽是150MHZ且中心频率为300MHz,则DAC输出信号的上限是450MHz。可以看出,第二种情况对DAC采样速率的要求要高得多。第二,更高的信号带宽要求转换器数据接且更快且更可靠。所需的信号带宽与发射数据的吞吐速率成比例提高。要利用IQ调制实现300MHZ系统带宽,双通道DAC(I和Q)的组合输入数据速率需为750MSPS(假设滤波器滚降系数为0.2)o因此,输入数据周期为133ns,必须尽可能消除数据总
4、线的位间时序不对准情况以便满足建立和保持时序要求,这会给系统设计人员带来巨大压力。若采用传统的并行数据接口方案,如1VDS和CMOS等,实现难度将非常大。新型J区2204B高速串行接口提供一种可靠且可扩展的解决方案,支持升级到更高的数据速率。第三,集成电路(IC)器件并非理想器件。DAC也不例外。更高的输出带宽要求DAC器件提供更好的动态性能,原因有二:首先,动态范围一般随着DAC输出频率的提高而降低。此外,当带宽较大时,落入目标频段内的杂散成分往往也更多。然而,系统杂散要求并不随着信号带宽变大而提高或而降低。无论支持多大的信号带宽,移动基站都要满足发射模板要求。具有出色动态性能的DAC会简化
5、系统的频率规划和滤波工作。图1和图2显示了AD9144DAC以2,800MSPS的DAC采样速率合成一个80MHz信号(16载波C-WCDMA)的实测频谱性能。图2.ADRF6720QMoD输出端的实测宽带性能,3GHzRF频率,利用同样的AD9144D1ch(如同图D驱动QMoD系统的低功耗和高可靠性挑战为了提高发射带宽和数据容量,系统设计人员还面临着其它挑战,包括功耗、散热和系统可靠性。这些方面常常不利于实现更高系统带宽,有时甚至与这一目标相冲突。因此,系统设计人员需要一种能够在同一封装中实现更高特性集成度、更低功耗、更低工作发热密度、更宽带宽的新型DAC产品。高速DAC产品近年来发展迅速
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 高速 转换器 技术 进步 下一代 无线通信 系统 设计 支持