采用FPGA器件实现高性能多功能卫星导航接收机测试平台的设计.docx
《采用FPGA器件实现高性能多功能卫星导航接收机测试平台的设计.docx》由会员分享,可在线阅读,更多相关《采用FPGA器件实现高性能多功能卫星导航接收机测试平台的设计.docx(4页珍藏版)》请在第一文库网上搜索。
1、采用FPGA器件实现高性能多功能卫星导航接收机测试平台的设计引言卫星导航接收机是卫星导航系统的用户终端,用以给用户提供精确的经度、纬度、高度和速度等信息。现在,卫星导航接收机已经应用于航空,交通管理,石油等各个领域,针对卫星导航接收机的研究也越发深入。本文介绍了一种以FPGA和幽为主处蹴的卫星导航接收机硬件平台。在该平台上不仅可以验证针对现在所有卫星导航系统(GPS,G1onass,伽利略,北斗)的基带信号处理篁法和导航解算算法,同时也可以实现完整的单频、双频或者兼容接收机。1、硬件设计1.1 硬件平台组成硬件平台结构框图如图1所示。该平台以两片FPGA芯片和两片DSP芯片为主处理器。经过胆采
2、样后的信号直接进入FPGA,此后所有对信号的处理均由软件来实现。如此可以充分利用FPGA和DSP的重复烧写及在线调试能力,尽量减少对硬件的依赖程度,从而增加平台的灵活性。另外,每片DSP都外接了FIaSh和SDRAMo由于F1aSh掉电数据不会丢失,可以在FIaSh内保存程序及数据,功能有如PC机上的硬盘,而外接的SDRAM是DSP的扩展Ram,当DSP运行大型程序(如导航解算程序)以致DSP的内部Ram不够用时,可以将程序放到外接的SDRAM内运行。平台上还有多个串口,可以接显控等设备。两个ArinC-429接口可以接惯导等航空设备。JTAG是在线调试接口。时钟模块提供系统的工作时钟。只要连
3、接上针对不同卫星导航系统的射频模块和天线,该平台就可以成为一个完整的接收机。1.2 芯片介绍FPGA采用A1tera公司CyCIoneI1系列中的EP2C70F672oAItera公司的CyC1oneI1系列FPGA是业界成本及功耗最低的FPGA之一,采用90nm工艺制造。EP2C70F672是CyCIOneI1系列中的最高型号,拥有7万个逻辑单元,IMbitS内部RAM,300个9X9乘法器,4个P11环和422个I/O接口,最高数据率可以达到330MbpsODSP采用德州仪器公司(I1)的C6000系列中的TMS320C6713。它是T1开发的基于甚长指令(VI1W)结构浮点运算数字信号处
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 采用 FPGA 器件 实现 性能 多功能 卫星 导航 接收机 测试 平台 设计