等效时间采样技术的原理作用及采用FPGA器件实现系统的设计.docx
《等效时间采样技术的原理作用及采用FPGA器件实现系统的设计.docx》由会员分享,可在线阅读,更多相关《等效时间采样技术的原理作用及采用FPGA器件实现系统的设计.docx(4页珍藏版)》请在第一文库网上搜索。
1、等效时间采样技术的原理作用及采用FPGA器件实现系统的设计在现代电子测量、通讯系统以及生物医学等领域,经常涉及对宽带模拟信号进行数据采集和存储,以便计算机进一步进行数据处理。为了对高速模拟信号进行不失真采集,根据奈奎斯特定理,采样频率必须为信号频率的2倍以上,但在电囤抗多频及参数成像技术中正交序列数字解调法的抗噪性能对信号每周期的采样点数决定,采样点数越多,抗噪性能越高。当采样信号频率很高时,为了在被采样信号的一周期内多采样,就需要提高采样时鲤的频率,但是由于系统的ADC器件时钟速率并不能达到要求的高频速率或者存储处理速度等不能满足要求因此我们可以采用低速ADC器件通过等效时间采样来对宽带模拟
2、信号进行数据采集从而使系统易于实现。1等效时间采样原理等效时间采样技术是把周期性或准周期性的高频、快速信号变换为低频的慢速信号。在电路上只对取样前的电路具有高频的要求,大大降低采样变换后的信号处理、显示电路对速度的要求,简化了整个系统的设计难度。等效时间采样分为顺序采样(SeqUentiaIequiva1entsamp1ing)随机采样(randomequiva1entsamp1ing)以及结合这两种方式的混合等效采样(COmPOUndequiva1entsamp1ing)o分别介绍了两种硬性实现的等效时间采样中的顺序采样。下面我将介绍等效时间采样中的混合时间采样,对于周期性信号的等效时间采样
3、如图1(a)所示。在第一周期中的横轴(时间)的第2与第6处的时钟上升沿对模拟信号进行采样,图中的箭头表示采样时刻。在一个周期中可以采集两个点,紧接着在第二个周期横轴的第11与第15处的时钟上升沿对模拟信号进行采样。为了方便观察在此将第一至第五周期的波形纵向排列。可以看到第二周期比第一周的采样点距离各自周期起始点的时间晚了一个时钟周期。第三周期比第二周的采样点距离第三周期起始点的时间晚了一个时钟周期。在第四周期进行采样时我们可以发现第二个采样点已经进入第五周期。如果我们在第五周期周试图继续用以上方式进行采样即第五周期比第四周的采样点距离起始点的时间晚一个时钟周期,那么我们会发现在第五周期的采样起
4、始点采样到的值重复了第一周期采样到的数值。所以此时我们可以终止采样那么我们就得到了如图1中的第6个波形示意图所表示的在一个周期的正弦波形中采到的8个数据点。等效时间采样中每个周期可以采集多个点时的理论依据,给出了等效时间采样中每个周期可以采集单个点时的理论依据。我们通过将高频时钟进行分频已达到或者接近满足处理速度时钟要求。在图1(b)中幅度最小的时钟信号为采样时钟。由图1(b)可以很清楚的看到分频后的时钟波形,分频后的时钟波形在时钟的上升沿对信号进行采样,那么就会得到如图1(a)中所表示的等效时间采样。一)等一亲也脉门示怠BBGJpu1seschea*tic(IiHgraraofETSe)等效
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 等效 时间 采样 技术 原理 作用 采用 FPGA 器件 实现 系统 设计