构建JESD204B链路的步骤.docx
《构建JESD204B链路的步骤.docx》由会员分享,可在线阅读,更多相关《构建JESD204B链路的步骤.docx(3页珍藏版)》请在第一文库网上搜索。
1、构建JESD204B链路的步骤JESD204B协议中的三个状态对于在链路的TX和RX之间构建有效数据链路非常重要,它们是:代码组同步(CGS)、初始信道对齐序列(I1AS)和用户数据。今天我将探讨在TX与RX之间必然会出现的信号发送技术,完成构建有效链路所需的必要步骤。图1JESD204BTX至RX链路的信号连接从TX(tx-dataout)到RX的信号是包含数据链路的串行解串器信道信号。这些信号示需要偏移对齐。从RX回到TX的信号是SYNCn请求信号。时钟芯片通常是1MK04828超低抖动合成器与抖动清除器,可为tx1ink_c1k和rx1ink_c1k提供一个器件时钟。此外,它还可提供用来
2、同步TX和RX时间域的SYSREFo发送器和互补的接收餐包含8b10b编码、数据链路层、扰频器和传输层。我们假设发送器和接收器都采用相同的1MFS配置和P11设置。要在经过JESD204B协议的各个状态时检验信号,可使用FPGA厂商提供的信号分析工具。构建JESD204B链路的第一步是RX发信号通知TX开始代码组同步(CGS):a.)RX针对TX降低SYNC信号,请求执行CGSob.)TX的回应将是开始发送K28.5字符(8b10b编码之前的OxBC十六进制)。c.)RX接收到并最少解码4个K28.5字符后,它会提高SYNC信号,让TX开始发送I1AS序列。ac图2a)从RX到TX的SYNC低
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 构建 JESD204B 步骤