基于单片机STC12C5410AD和FPGA模块实现光缆断点测试仪的设计.docx
《基于单片机STC12C5410AD和FPGA模块实现光缆断点测试仪的设计.docx》由会员分享,可在线阅读,更多相关《基于单片机STC12C5410AD和FPGA模块实现光缆断点测试仪的设计.docx(7页珍藏版)》请在第一文库网上搜索。
1、基于单片机STC12C5410AD和FPGA模块实现光缆断点测试仪的设计1引言近几年来,非对称数字用户线加S1(ASymmetriCDigita1Subscriber1ine)作为网络“最后一公里”问函解决方案应用广泛。我国赢1业务已成为运营商收入的主要增长点之一。因此,无论是ADS1业务的开通,还是正常的运营维护,都需一系列测试,而断点测试是其中一项重要测试。而早期电桥测试仪表操作复杂,测试时要求双方配合,并需知道准确的线缆长度等技术数据;测量精度受环境温度、电磁干扰等因素的影响。且一般线务人员不易掌握,无法准确测量。现有线缆测试专用仪表都需对线务人员进行培训,准确定位并计算采集的波形方可得
2、到测试结果。介绍一种运用时域脉冲回波原理测量ADS1线缆故障点位置的测试仪,只需单人操作,一键测试,小巧轻便,上手即会运用。2时域脉冲回波原理测试时向线缆一端注入低压脉冲,该脉冲沿线缆传播(传播速度与光速为同一级别),当遇到故障点,脉冲产生反射回到测量点,通过仪器获得发射脉冲与反射脉冲的时间差at,又已知脉冲在线缆中的波速度v,可得到故障点距离1:1RMi2(1)由于脉冲发射接收均在同一测试点,如果在一个脉冲时间内发射脉冲与反射脉冲重叠,因此不能测出故障点距离,这样则出现测试盲区。为减小测试盲区,必须减小脉冲宽度,但这会导致发射脉冲能量的减弱,从而反射脉冲获取的难度,不利于长距离测量增加。为解
3、决上述矛盾,本线缆测试仪采用宽度可变的脉冲,并提高脉冲幅度,测试不同长度的线路。3系统设计3.1系统硬件设计图1为该测试系统工作原理框图。图1系统工作原理框图其基本工作原理为:测试时通过人机键盘设置脉冲宽度,单片机发送测试开始指令和脉宽控制字,EE”接收到测试指令,根据脉宽控制字产生脉冲并开始计数,脉冲经发射电路到被测线缆。遇到断点后,脉冲原路返回,再经信号接收电路产生下降沿,使FPGA停止计数,并将计数值传给单片机,从而计算出断点位置,并通过显示电路显示,单片机通过串口与PC机通信,传输所测数据。而电源电路提供系统所需电源。3.1.1单片机STCI2C5410AD模块由于该测试仪是手持式设计
4、,需考虑合理的里遮管理。因此单片机选择带电源管理功能的STC12C5410AD器件,其低功耗设计可使其处于空闲和睡眠模式。通过设置电源管理蜜冬番使其进入睡眠模式,并自动断开各电路模块电源,以减少整机功耗,且能够通过外部唤醒模式启动系统。而且该单片机自带硬件看门狗,全双工异步串行口和10位8通道A/D轮挽盗,通过设置硬件看门狗寄存器实现程序的抗干扰;通过A/D转换通道扩展按键,节省I/O端旦;并利用串口与PC通信。STCI2C5410AD还带有增强型8051内核。能够在1个时钟/机器周期下运行,速度比普通的8051要高812倍。通过8位可配置的I/O端口与FPGA进行数据交互,对FPGA配置脉宽
5、,读取FPGA计数值并计算脉冲往返时间及线缆长度,最后控制1CD显示。3.1.2FPGA模块图2为FPGA脉冲产生接收框图。FPGA产生宽度可调的脉冲,按系统设计要求单片机向FPGA预置一个数,状态机处于低电平,在接收到单片机启动命令后,计数器1开始计数,与此同时状态机置高,每一个时钟脉冲沿到来时,计数器1值与预置数比较,直到两者相等,状态机才转为低电平,这样就发射一个脉冲。WRRDP0-in2-T计数器:一M脉宽手存器1二TT.脉也发射奘坡P11倍须器卜锁存器计数器2脉冲接收模块控制模块因态tai图2FPGA脉冲产生接收图测试仪所能采集到的反射脉冲在测试盲区外至少有2个,而有用的为前两个:一
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 基于 单片机 STC12C5410AD FPGA 模块 实现 光缆 断点 测试仪 设计