基于低成本FPGA的CPRI IP核实现.docx
《基于低成本FPGA的CPRI IP核实现.docx》由会员分享,可在线阅读,更多相关《基于低成本FPGA的CPRI IP核实现.docx(5页珍藏版)》请在第一文库网上搜索。
1、基于低成本FPGA的CPR1IP核实现无线三M(电信设备制造商)正受到布署基站架构的压力,这就是用更小体积、更低功耗、更低制造成本来建立,部署和运营。达到此目的的关键策略是从基站中分离出RF接收器和功率放大器,用它们来直接驱动各自的天线。这称为射频拉远技术(RRH)O通过基于SERDES的公共无线接口(CPRD将基带数据传回到基站。本文主要阐述特定的低延迟变化的设计思想,在低成本FPGA上利用嵌入式SERDES收发器和CPR1IP(知识产权)核实现。RRH的部署从“Hote1”基站分离射率(RF)收发器和功率放大器的优点已经写得很多了,如图1所示。但最引人注目的是RRH在功耗、灵活部署、小的固
2、定体积,以及整个低成本方面的优点。WANbadu1Optica1Fiber/CPR1BasebandData1inksBaseStationMu1ti-hoptopo1ogySing1ehop图1射频拉远技术(RRH)方案随着RRH从基站里分散出来,运营商必须确保能够校准无线头和hote1BTS之间的系统延时,因为延时信息是用于系统校准的,必须使整个来回行程延时最短。随着级联的RRH,添加了每个RRH跳的变化,因此这个要求相应增加,针对单程和来回行程,CPRI规范处理这些链路时序的精确性。针对低延迟变化的FPGA实现图2展示了现有的在传统SERDES/PCS实现中的主要功能块,加亮的部分突出了
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 基于低成本FPGA的CPRI IP核实现 基于 低成本 FPGA CPRI IP 核实