基于ZEDBoard构建图像处理通路(Block Ram版本).docx
《基于ZEDBoard构建图像处理通路(Block Ram版本).docx》由会员分享,可在线阅读,更多相关《基于ZEDBoard构建图像处理通路(Block Ram版本).docx(4页珍藏版)》请在第一文库网上搜索。
1、基于ZEDBOard构建图像处理通路(B1ockRan1版本)注:本博文的工程文件位于:对于集FPGA和ARM于一体的Zynq系列平台来说,图像处理是Zynq平台主要的应用方向之一。图像采集部分是图像处理系统的重要组成部分,它通过图像传感器将外部的图像信息采集进来,转换为数字信号存储到系统的帧存储器中。目前在工业图像采集领域,人们常用的两种图像传感器为CCD与CMoS图像传感器。CCD一般输出带制式的模拟信号,需要经过视频解码器得到数字信号才能传入控制器中,而CMOS图像传感器直接输出数字信号,可以直接与控制器进行连接。随着集成电路设计技术和工艺水平的提高,CMOS图像传感器像素单元的数量和采
2、集速度都不断增大。由于CMoS器件的高速性,近年来,越来越多的高速图像采集系统采用CMOS图像传感器作为图像采集器件。常用CMOS传感器品牌以及选择:Sony:日产CMOS,高灵敏度和低噪声,偏重于摄影拍照,但开发的参考资料比较少;ptina:CMOS系统按拍照架构设计,开发流程较为繁琐,且价格偏高,成像品质性价比略高;OmniViSion:CMOS系统架构最适合图像采集,开发资料较充足,各系列间兼容性好。数字图像采集平台架构如图所示。系统通过CMOS传感器0V7725将图像高速采集进Zedboard并存储到BRAM,然后通过VGA控制模块将图像显示出来。我们要在Vivado中实现以下功能:1
3、驱动CMOS图像传感器0V7725,实现图像采集;1将图像存放到BIOCkRam中;1图像的VGA显本;该实例将会涉及CMOS传感器的接口及驱动、CMoS图像传感器的寄存器参数配置、BRAM存放策略等方面。10V7725的引脚以及驱动0V7725的引脚很多,但本系统中用到的0V7725模块只包含以下一些引脚:D0D9:CMOS输出的10位数据口.本实例只用到D2D90RESET:CMOS输入信号,复位引脚,低电平有效。本实例将其置空PWDN:CMOS输入信号,休眠模式选择,0为正常模式,1为休眠模式。本实例将其置空PC1K:CMOS输出的像素时钟XC1K:CMOS输入的时钟信号,本实例采用25
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 基于ZEDBoard构建图像处理通路Block Ram版本 基于 ZEDBoard 构建 图像 处理 通路 Block Ram 版本