基于FPGA连接的JESD204B高速串行链路设计需要考虑的基本硬件及时序问题详解.docx
《基于FPGA连接的JESD204B高速串行链路设计需要考虑的基本硬件及时序问题详解.docx》由会员分享,可在线阅读,更多相关《基于FPGA连接的JESD204B高速串行链路设计需要考虑的基本硬件及时序问题详解.docx(7页珍藏版)》请在第一文库网上搜索。
1、基于FPGA连接的JESD204B高速串行链路设计需要考虑的基本硬件及时序问题详解与赛灵思FPGA连接的数据转换器正迅速采用全新J毁204B高速串行链路。要使用该接口格式及协议,设计必须考虑一些基本便件及时序问题。在当前大多数设计中,通过选用并行低电压差分信号(1VDS)作为数据转换器和FPGA之间的接口。在采用较慢速度转换器的设计中,一些FPGA设计人员仍然使用CMOS作为接口。然而最新数据转换器和FPGA正在从并行1VDS和CMOS数字接口升级为JESD204B串行接口,这是一种由JEDEC固态技术协会(独立生导住工程贸易和标准化组织)开发的新标准。随着转换器分辨率与速度的提高,对更高效接
2、口的需求也在不断攀升。这种接口是FPGA与模数或数模转换器之间的重要链路,在大多数系统中模数或数模转换器都位于FPGA的旁边。与以前的接口技术相比,JESD204B接口不仅可为设计人员带来这种效率,而且还可提供几项优势。支持JESD204B的新型FPGA设计将拥有更快接口的优势,能够与转换器更快采样速率保持步调一致。此外,引脚数的显著减少还可实现更小的封装尺寸以及更少的线迹布线,从而可降低电路板设计复杂性。所有这一切的实现并非没有代价。每种类型的接口(包括JESD204B)都具有时序考量等各种设计问题。具体情况具体确定,但每种接口都有其自己的一套参数,设计人员必须正确分析才能获得令人满意的系统
3、性能。此外,还需要进行硬件选择。例如,不是所有的FPGA及转换器都支持JESD204B接口。此外用户还必须使用诸如信道数据速率等最新参数,才能选择适当的FPGAo在详细探讨新型JESD2904B接口之前,让我们先看看长期以来设计人员用于FPGA至转换器链路的另外两种选项:CMOS和1VDSoCMOS接口在采样速率不足200百万样本每秒(MSPS)的转换器中,FPGA的接口通常选用CMoS。典型CMOS驱动器可以概括为两种晶体管:一种是NM0S,而另一种则是PMOS,它们连接在电源(VDD)与接地之间,如图Ia所示。这种结构会导致输出反向,要避免该问题,用户可使用图Ib所示的背对背结构来代替。C
4、MOS输出驱动器的输入是高阻抗而输出则是低阻抗。在驱动器输入端,两个CMOS晶体管的门电路呈高阻抗,其范围可能在数千欧姆至百万欧姆之间。在驱动器输出端,阻抗由漏极电流ID控制,可将阻抗保持在数百欧姆范围内。CMOS的电压电平大致在VDD至接地之间摆幅,因此很大程度上由VDD的量级决定。a)反向输出b)整反相步出图I-*CMOSf1字出蓼动富对CMOS来说,需要考虑的重要事项包括逻辑电平的典型开关速度(约1Vns)、输出负载(每门电路驱动约IoPF)以及充电电流(每输出约10mA)O重点是通过使用尽可能最小的电容性负载来最大限度地减少充电电流。此外,阻尼电阻器也将最大限度地减少充电电流,如图2所
5、示。由于这些电流累加速度很快,因此最大限度减少它们非常重要。例如,一个四通道14位A/D转换器可能具有高达14x4x10m的瞬态电流,即达到了惊人的560mo串联的阻尼电阻器将有助于抑制这种大瞬态电流。该技术将降低瞬态在输出端产生的噪声,从而有助于防止输出端产生额外的噪声,防止A/D转换器中出现失真。1VDS接口对FPGA设计人员而言,1VDS相对CMOS技术具有某些明显的优势。1VDS接口可提供约350mV峰至峰低压差分信号。较低的电压摆幅不仅可缩短开关时间,还能减轻电磁干扰(EM1)问题。此外,赛灵思FPGA系列中的众多器件,诸如SPartan、VirtexKintex和ArIIx等均支持
6、1VDS接口。另外,凭借差分特性,1VDS还提供共模抑制能力。这是指也食到信号中的噪声会同时出现在两个信号路径上,其中的大部分噪声会被差分接收器抵消。1VDS需要约100欧姆的负载阻抗,这一般可通过在1VDS接收器上并联一个端接电阻来提供。此外,必须采用阻抗受控的传输线来路由1VDS信号。图3所示的是典型1VDS输出驱动器的高级视图。Vdd输入+-输出一输出+输出一输出-输入+OIJzS2图3-典型1VD输出驱动器对差分信号而言,要考虑的要点是正确的端接。图4显示了典型1VDS驱动器以及接收器所需的端接。用户既可以使用单个差分端接电阻(RTDIFF),也可以使用两个单端端接电阻(RISE)O4
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 基于 FPGA 连接 JESD204B 高速 串行 设计 需要 考虑 基本 硬件 时序 问题 详解