基于XC3S400PQ208 FPGA芯片实现异步FIFO模块的设计.docx
《基于XC3S400PQ208 FPGA芯片实现异步FIFO模块的设计.docx》由会员分享,可在线阅读,更多相关《基于XC3S400PQ208 FPGA芯片实现异步FIFO模块的设计.docx(4页珍藏版)》请在第一文库网上搜索。
1、基于XC3S400PQ208FPGA芯片实现异步FIFO模块的设计随着数空电壬系统设计规模的扩大,一些实际应用系统中往往含有多个时钟,数据不可避免地要在不同的时钟域之间传递。如何在异步时钟之间传输数据,是数据传输中一个至关重要的问题,而采用FIFO正是解决这一问题的有效方法。异步FIFO是一种在电工系统中得到广泛应用的器件,多数情况下它都是以一个独立厘左的方式在系统中应用。本文介绍一种充分利用FPGA内部的RAM资源,在FPGA内部实现异步FIFO模块的设计方法。这种异步FIFO比外部FIFO芯片更能提高系统的稳定性。1FIFO的基本结构和工作原理FIFO(FitInFirstOut)是一种采
2、用豆形存储结构的先进先出存储器。其使用一个双端且存储器存放数据,数据发送方在一端写入数据,接收方在另一端读出数据,能够协调好两个时钟域的工作,满足高时钟频率的要求。FIFO在FPGA设计中主要用来缓冲数据和隔离时钟或相位差异。访问FIFO时不需要地址线,只需要数据线和读写控制信号线,且数据地址由内部读写指针自动加1完成,因此利用F1Fo实现数据的缓存具有接且简单、读写方便的优点。根据FIFo的工作时钟,可将FIFO分为同步FIFO和异步FIFO。同步FIFO是指读时钟和写时钟为同一个时钟,在时钟沿来临时同时进行读写操作;异步FIFO是指读写时钟不是同一个时钟,而是相互独立的。实际上,工作在同一
3、时钟的FIFO很少用到,多数都是读写时钟独立的异步FIFO。本文设计的异步FIFo位宽为8,深度(即FIFO可以存储8位数据的个数)为1024。异步F1FO的结构如图1所示。双端口RAM存储器具有独立的读写端口。如果用一个单端口RAM存储器实现异步FIFO,还应该包含一个仲裁器来保证同一时刻只能有一种操作(读或写操作)。本文选择的双端口RAM并不一定是真正的双端口,只要有独立的读写端口即可。读写控制逻辑由加法计数器构成,实现读写地址的自动加1功能。空/满标志位的产生逻辑给系统提供空(empty)和满(fu11)信号。2异步F1FO设计中的问题与解决办法2. 1亚稳态问题在含有触发器的电路中往往
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 基于XC3S400PQ208 FPGA芯片实现异步FIFO模块的设计 基于 XC3S400PQ208 FPGA 芯片 实现 异步 FIFO 模块 设计