基于FPGA的猝发多脉冲产生系统可以运用到其他时序控制电路中去.docx
《基于FPGA的猝发多脉冲产生系统可以运用到其他时序控制电路中去.docx》由会员分享,可在线阅读,更多相关《基于FPGA的猝发多脉冲产生系统可以运用到其他时序控制电路中去.docx(5页珍藏版)》请在第一文库网上搜索。
1、基于FPGA的猝发多脉冲产生系统可以运用到其他时序控制电路中去O引言脉冲功率技术是一种功率压缩技术,以较低的输入功率将能量缓慢存储起来,随后在极短时间内释放,以获得极高的峰值输出功率。该技术是应国防科技需要而发展起来的一门新兴科学技术,是获得高电压、大电流等极端电磁参数的重要手段,被广泛应用在科学研究和工生产等诸多领域中1-3O脉冲功率装置一般由初级能源系统、中间储能系统、脉冲形成系统、开关转换系统和负载系统5个子系统组成。工作时,初级能源系统用于为脉冲功率装置供能,将能量输送至中间储能系统中;中间储能系统常见远重频或猝发脉冲功率装置,通过初步功率压缩为脉冲形成系统供能;脉冲形成系统充电完成后
2、,通过开关转换系统将能量快速传递给负载系统,实现脉冲功率输出。猝发脉冲是指脉冲功率装置在一次工作周期中输出的多个相同的高功率脉冲,是为了满足特定的工业及科研需求而发展起来的一种脉冲功率技术。要实现猝发脉冲方式工作,脉冲功率装置各个子系统需要按照一定的时序协调工作。为此需要研制一套猝发多脉冲产生系统,控制脉冲功率装置各个子系统按要求工作,同时要实现可调的猝发脉冲参数。本文采用FPGA控制芯片作为猝发多脉冲产生系统控制中枢,接收上位机控制命令,实现猝发多脉冲值号产生。该系统可输出2路猝发多脉冲信号,猝发脉冲串个数15个可调,猝发脉冲串间隔1200s可调,猝发脉冲串内部脉冲个数15个可调,猝发脉冲串
3、内部脉冲频率1100HZ可调,猝发脉冲串内部脉冲宽度等参数可以调节4-601系统总体结构猝发多脉冲产生系统包括:上位机监控界面、串口通信电路、FPGA控制电路、输入/输出隔离电路4个部分。系统总体结构框图如图1所示。其中上位机监控界面基于ViSUaIBasic(VB)软件进行可视化编程实现,通过上位机监控界面可以完成串口通信协议设置、猝发多脉冲信号的参数设置以及系统启动/停止、系统自检等状态控制;上位机和FPGA控制甚左采用超限串口通信协议,串口通信电路包括:FPGA串口(蛔)模块、MAX232芯片和上位机串口三部分,MAX232芯片实现电平转换,解决FPGA的信号电平与以232的标准不一致的
4、问题;FPGA芯片采用芯teraCyc1oneIV系列,FPGA控制电路包括时钟电路、电源电路、程序下载电路、SDRAM和F1aSh存储电路、复位电路等;输入/输出隔离电路包括:串口接收信号、串口发送信号和脉冲输出信号,为了增强系统的抗干扰性,FPGA输入/输出信号均采用光纤传输实现。I时钟I发位迸卸图I系统总体结构相图2FPGA中控系统程序设计FPGA采用硬件逻辑实现控制功能,具有功耗低、速度快、工作频率高、集成度高等特点,可以完成极其复杂的时序与组合逻辑。本文中FPGA控制电路主要功能有:通过UART模块从串口接收上位机发送的数据,并对接收的数据进行缓存、解析和存储处理,根据控制命令输出2
5、路猝发多脉冲信号。FPGA控制程序采用Veri1oRHD1硬件描述语言编写,在QUarIUSIII1o软件平台开发,核心内容包括:UART数据接收模块、数据寄存模块、猝发多脉冲产生模块三部分。FPGA程序结构框图如图2所示。M2MaW乐绢构租用2. 1UART数据接收模块本文设计的UART数据接收模块主要包括波特率产生模块和数据接收控制模块。功能是从串口接收上位机发送的串行数据。3. 1.1波特率产生模块在电壬通信领域,波特率即调制速度,它是对符号传输速率的一种度量,1b/s表示每秒传输1个符号。波特率产生模块的功能是产生与RS-232串口通信波特率同步的时钟,其基本思路是对系统输入时钟进行分
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 基于 FPGA 猝发 脉冲 产生 系统 可以 运用 其他 时序 控制电路