基于FPGA+DSP结构实现二次雷达处理机的设计.docx
《基于FPGA+DSP结构实现二次雷达处理机的设计.docx》由会员分享,可在线阅读,更多相关《基于FPGA+DSP结构实现二次雷达处理机的设计.docx(6页珍藏版)》请在第一文库网上搜索。
1、基于FPGA+DSP结构实现二次雷达处理机的设计二次雷达(SecondarySurvei11anceRadar,SSR)目标识别系统能够通过发射特定的射频脉冲序列对装有应答机的目标进行“一问一答”式的询问,由应答机的应答脉冲码获得目标的高度、编号等信息。航管二次雷达常用的基本工作模式为传统的A/C模式和新近的S模式。A模式提供飞机的代码,C模式提供飞机的高度码。但是,传统的A/C模式存在一些技术缺陷,如多目标代码交织、重叠、多径反射,同步窜扰,异步干扰等。这在大型航空港等飞机非常密集的地方,时间不同步和混淆信号已经越来越严重,同时单脉冲二次雷达无法提供数据链路的服务。针对上述情况出现了一种新式
2、的二次雷达一S模式二次雷达。S模式是一种先进的雷达询问系统,它建立在独立编址和选择性询问的基础上,能够解决在模式A/C中具有的信号干扰、有限的信息编码、幻影(garb1e)和异步应答(fruit)等问题,同时在数据链路方面也具有巨大的潜力。本文采用通行的FPGA+DSP结构,结构简单清晰,功能强大,成本相对较低,实现了3/A、C、二级S模式码发射;接收并处理三路射频信号,检测并正确提取A1码、S码及相应参数,;输出航管的A模式,C模式和S模式编码信号,并有较强的抗干扰能力。1二次雷达处理机基本性能要求二次雷达指标为:工作模式3/A、二级S模式功能,处理能力210000点/帧,同时2900批/帧
3、。抗异步串扰密度10000fruits/s;检测概率299%,虚警率1个/帧,解码有效率299%;具有接收旁瓣抑制和询问旁瓣抑制能力,可自适应反串扰和他站应答干扰;具有抑制反射假目标的能力。根据上面基本要求,二次雷达可以按任务分解为:解码、发射时序、点迹处理、通信四种功能。相对而言,FPGA易于处理大数据量的流水数据,不适于复杂算法的事务处理,开发调试困难。DSP功能强大、运算速度快、寻址灵活、通信能力强,易于开发;但有些功能仅DSP无法完成,必须有FPGA配合。这就要在FPGA和DSP之间合理分配任务。因此这里除了点迹由DSP处理外,其他都由FPGA来完成。系统结构如图1所示。图1系统结构图
4、FPGA完成三通道采样、下变频、AC码、S码检测提取,两片DSP分别完成AC码、S码点迹处理。FPGA同时完成与航迹管理机双向通信,及控制发射机的发射时序。系统接口一般有F有O和双口RAM,前者适于顺序事务处理,但速度慢,而且需要加同步头,不适于DMA处理。这里全部采用FPGA内部的双口RAM,并且置为乒乓结构,这样可利用DMA高速处理大量数据。同时为了加快处理速度,DSP外总线全部采用同步方式。根据性能要求,为了同时装配4路AC码,专门设计了接口同时捕获4路信号,并顺序处理捕获的信号。2系统软件流程及功能从系统的性能及硬件结构可以看出,FPGA的任务相当复杂,要完成解码、发射及相应的通信功能
5、。解码框图如图2所示,基本过程是下变频,幅度、相位校正,门限处理,再分别AC通道和S通道处理。n*Ahi卷收“包nsp-幻影种制一UH*慢处息一*-山册修1一为:IM宗除1y1f11II一W&学数力包图2FpGA结构图FPGA除了完成解码、还要完成编码和时序控制功能,编码框图如3所示。由于航迹管理机有空中飞机的历史航迹,因此发射模式是由航迹管理机来配置的。航迹管理机根据历史航迹来确定某一方位的询问是全呼叫还是点名,并确定回答概率等参数。然后并将这些参数传入发射模式表。编解码根据方位读取相应参数,并产生相应编码脉冲。图3编码流桃图2.1 编码主要系统软件流程及功能2.1.1 下变频模块二次雷达要
6、求和、差、控制三通道同步,因此系统中频放到了信号处理机,这样便于同步。系统中频是60MHz,采样80MHz,采样后,必须滤波并抽取。下变频一般用DDS模块,但.DDS占用资源较大,这里I,Q通道各自只用了4个预置值。一般预置值I通道采用1,0,-1,01,Q通道采用0,1,0,-1O但这样遇到采样值是1,0,-1,0或0,1,0,-1时,一个通道输出是0.因此这里采用22,-22,-22,22,22,22,22,-22,这样保证每一个通道都有输出值。但这样做会扩大了数据位数,直接截位会影响小信号检测。为了不影响小信号处理,必须在抽取滤波时加大数据位数,最后再截位处理。2.1.2 求模与相角求模
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 基于 FPGA DSP 结构 实现 二次 雷达 处理机 设计