关于JESD204B转换器与FPGA匹配的设计关键点.docx
《关于JESD204B转换器与FPGA匹配的设计关键点.docx》由会员分享,可在线阅读,更多相关《关于JESD204B转换器与FPGA匹配的设计关键点.docx(6页珍藏版)》请在第一文库网上搜索。
1、关于JESD204B转换器与FPGA匹配的设计关键点随着更多的模数转换器(ADC)和数模转换器(DAe)支持最新的J毁204B串行接口标准,出现了FPGA与这些模拟产品的最佳接口方式问题。FPGA供应商多年来一直支持千兆串行/解串(SERDES)络番。然而在过去,大多数以C和DAC不能通过这些高速串行接口进行配置,就是说FPGA与转换器无法与任何常用标准接口,利用高串行-解串(SERDES)带宽。JESD204B接口针对支持更高速转换器不断增长的带宽需求而开发,以填补该空白。作为第三代串行数据链路标准,JESD204B提供更高的最大通道速率(每通道高达12.5GbPS),支持确定延迟和谐波帧时
2、包I。该接口借助兼容开放市场FPGA解决方案且可扩展的高性能转换器,可轻松传输大量待处理的数据。大多数信号处理系统首先是通过其模拟或更频率、动态范围和采样速率进行定义,以建立转换器选择标准。然而,当与FPGA匹配进行数据处理时,无论如何都不能忽视对转换器数字接口的考量。只要了解新型JESD204B接口并牢记一些高级考量因素,那么为您的FPGA选择合适的JESD204B转换器其实并不难。以下是一些关于JES204B转换器与FPGA匹配的常见问题及解答。重点说明采用这款新型串行接口进行转换器设计时的关键点。FPGA对于JESD204B需要多少速度?通常,设计人员实际上是问JESD204B与转换器接
3、口应用中FPGA需要支持的收发器线路速率。收发器是FGPA中的高速串行接口,其可以发送或接收数据及恢复内嵌时钟。收发器主要作为高速数据端且,与功能无关。但如果在其周围配置合适的固件,它们可以为许多不同的接口协议提供数字支持。例如,FPGA收发器可以充当并行至串行发射器或串行至并行接收盗(图Do图1例如,FPGA收发器可以充当/至串行发射器或串行至并行接收器。/对于JESD204B这样的高速串行接口,FPGA收发器可以在系统中以两种方式发挥作用。当FPGA支持ADC外部数据下游采集时,它是作为串行数据接收器。当收发器接收数据时,它将高速串行流转换为并行帧数据,在FPGA中进一步完成下游处理。将数
4、据从串行格式转换到并行格式前,需要用到自适应增益控制(AGC)均衡(EQ)和时钟/数据恢复(CDR)功能。当FPGA向DAC输送数据时,它会执行发射器功能。作为发射器,它将形成帧数据,并通过高速接口串行发送出去。预加重功能(后续会谈到)放大该信号,以使传输数据尽可能更完整。通常情况下,系统的模拟采样速率或更新速率将间接决定JESD204B接口上的FPGA收发器线路速率。转换器的时钟或编码速率通过锁相环(P11)倍频来实现JESD204B位速率。转换器支持的最大线路速率可能不是系统所需,而应当通过已知的倍频器进行调节。图2显示了一个采用250MSPS编码时钟的单一(M=1)16位(N二16)AD
5、C,它在20倍编码时钟速率(5GbPS)下通过单一JESD204B通道(1二1)发送数据。该运算包括8位/10位编码开销。转换器采用与250MSPS不同的编码时钟,输出通道速率会相应地向上或向下调节至20倍的当前编码时钟速率。Sing1e-Ianeot250Msam1ess(Ix)1anerate/encode=MeN*(10/8)*(I/1)1anerate/encode=1a16a(1.25)*(1)=20x图2,采用250MSPS编码时钟的单16位ADC可以通过单JESD204B通道在5.0GbPS速率卜.输匕/与旌,本例中JESD2O4B通道速率是编码时钟*。的网虱哪些转换器特性可用于
6、延长系统中的JESD204B链路,并仍能保持优异的数据完整性?JESD204B规范列出了符合20cm传输线路要求的标准。印刷电路板(ECB)走线材料的物理特性对于信号在传输期间会遇到何种衰减起主导作用。然而,多数转换器和FPGA上的有源通道补偿技术有助于提高链路性能。转换器或FPGA发射器输出可以提高串行数据的高带宽部分,同时保持低带宽部分不变。该技术被称为预加重。由于低逋值号衰减首先影响信号的高带宽部分(上升和下降时间),预加重有助于提高串行信号传输距离。对于接收器也一样,DAC或FPGA可以向输入信号提供自动增益控制和EQ,以提高传输线路末端可见信号的高频部分。该技术通常具有不同的增益和均
7、衡器设置,以帮助根据系统需求优化数据恢复。除了均衡阶段,Xi1inX还提供内部探测工具,从而将在FPGA中见到的数据眼形象化(图3)0图3.在ADC至FPGA的JESD204B传输线路中转换器/发射器的预加重,放大了信号的高带宽部分.同时接收器/FPGA的均衡可快且衰谶信号。XmnX的内部眼扫描J1可对FPGA中进行内部探演I。针对转换器还能做些什么处理,以减少发送给或来自于FPGA的数据量?为了减小FPGA的计算负担,一些转换器供应商在整个转换器解决方案中添加了数字处理部分。一些信号处理系统只需使用经滤波的信号带宽部分。发射和处理送至或来自FPGA的全带宽数据是一种开销负担,完全没有必要。例
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 关于 JESD204B 转换器 FPGA 匹配 设计 关键