Xilinx的7系列FPGA高速收发器:TX发送端的介绍.docx
《Xilinx的7系列FPGA高速收发器:TX发送端的介绍.docx》由会员分享,可在线阅读,更多相关《Xilinx的7系列FPGA高速收发器:TX发送端的介绍.docx(6页珍藏版)》请在第一文库网上搜索。
1、Xi1inx的7系列FPGA高速收发器:TX发送端的介绍每一个收发器拥有一个独立的发送端,发送端有PMA(Physica1MediaAttachment,物理媒介适配层)和PCS(Physica1CodingSub1ayer,物理编码赤)组成,其中PMA子层包含高速串并转换(SerdeS)I询/后加重、接收均衡、时钟发生器及时钟恢复等电路。PCS子层包含8B/10B编解码、缓冲区、通道绑定和时钟修正等电路。对于GTX的发送端来说,结构如图1所示。FromOanrw1RXParaMDtfiFwmRXParaMDettFERXPmMIOaMQocMnAffnctuw(NearWndPCSSOMCj
2、QgCjPMAUxpMcMFmP八七丽cQW6BKFPGA内部并行数据通过FPGATXInterfaCe进入TX发送端,然后经过PCS和PMA子层的各个功能电路处理之后,最终从TX驱动器中以高速串行数据输出,下面将介绍各个功能电路。FPGATXInterface(TX用户接且):TXInterfaCe是用户数据发往GTX的接口,该接口的信号如表1所示。PortDirC1ockDomainDescriptionTXCHRDISPMODE7rOJInTXUSRC1K2When8B10Bencodingisdisab1ed,TxchardispmodesUSedtoextendthedatabusf
3、or20-z40-and80-bitTXinterfaces.TXCHARDISpVAU7:0InTXUSRC1K2When8B10Bencodingisdisab1ed,txchrdispv1isUSedtoextendthedatabusfor20-,40-and80-bitTXinterfaces.TXDT63rOJInTXUSRC1K2Thebusfortransmittingdata.ThewidthofthisportdependsonTX_DATA_WIDTH:TX_DATA_WIDTH=】20:TXDATAU5:0=16bitswideTX-DTWIDTH=32,40:TXDA
4、TA31:0=32bitswideTX.DT,W1DTH=64,80:TXDATA63:0=64bitswideWhena20-bitz40-bitor80-bitbusisrequired,theTXCHRD1SPV1andTxchardispmodePOrtSfromthe8BIOBencoderisconcatenatedwiththeTXDATAport.SeeTabk32,Pag109.Txusrc1kInC1ockThisportisusedtoprovideadockfortheinterna1TXPCSdatapath.TXUSRC1K2InC1ockThisportisuse
5、dtosynchronizetheFIjGA1ogicwiththeTXinterface.Thisc1ockmustbePOCreedgcaj炉M*oTXUSRC1KWI/-41tKiprovidedbythe/表1发送数据接口是TXDATA,采样时钟是TXUSRC1K2,在TXUSRC1K2的上升沿对TXDATA进行采样。TXUSRC1K2的速率由线速率、TXInterfaCe接口位宽和8B/10B是否使能决定(TXUSRC1K2频率二线速率/TX_DATA_WIDTH;比如线速率是10Gbs,TX_DATA_WHDTH等于80,那么TXUSRC1K2的凝率是125MHZ)OTXDATA的
6、位宽可以配置晟16/20/32/40/64/80位宽,通过TX_DATA_WIDTH、TXINTDTWIDTIKTX8B10BEN三个属性设置可以配置成不同的位宽,具体属性如表2所示。TX8B10BENTXDATAWIDTHxNTDatawidthFPGAInterfaceWidthInterna1DataWidth12001620400322040132408016440016016162002020320321632132324004020401404064164C801表2GTX的TXIn1”face分成内部数据位宽和FPGA接口位宽,其中内部数据归属于TXUSRC1K时钟域,FPGA接
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- Xilinx 系列 FPGA 高速 收发 TX 发送 介绍