ADC12QS065里用LVDS格式解决输出信号传输问题.docx
《ADC12QS065里用LVDS格式解决输出信号传输问题.docx》由会员分享,可在线阅读,更多相关《ADC12QS065里用LVDS格式解决输出信号传输问题.docx(3页珍藏版)》请在第一文库网上搜索。
1、ADC12QS065里用1VDS格式解决输出信号传输问题系统往往需要信号传输,在信号传输中不希望共模信号,共模信号处理困难。某些设计把来自传感避输出的单端信号转换为全差分信号,然后,把此信号送到差分输出ADC下游。这样做的优点是在差分线上引起的最大噪声在两条线上是共同的(假定差分线是对称的)。在输入信号转换数字数据之后,必须传输它们到DSP或ASIC/FPGA进行处理。流行的全差分输出信号传输是方便的。全差分的输出信号通过两条对称线给出和吸收电流。这种信号传输的一个例子是1VDS(低压差分信号)格式。ADCI2QS065用1VDS来解决所有这些系统问题(图1)。H1ADC12QS065m31S
2、8MS8图2输出定时图ADC12QS065在单片上包含4个12位ADCo每个ADC输入都接收全差分信号。输入共模电压来源于共模输出参考电压VCOMI2和VCOM34,由ADC12QS065提供。ADC12QS065可选择全差分或单端时鲤源。为了采用1VDS,时钟提供1VDS到C1KB,端接紧靠输入引脚。若希望单端CMOS时钟,则把C1KB接低态,而不需要端电阻番。用差分环形振荡器串行化每个ADC的输出。输入时钟输入乘12,并转换到1VDS时钟输出,以使数据捕获。输入时钟率的1VDSFRAME信号也在输出产生来识别取样数。输出定时为FPGA提供容易的数据捕获。当取样数据准备好时,发送输出FRAM
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- ADC12QS065 LVDS 格式 解决 输出 信号 传输 问题