FPGA从Xilinx的7系列学起(13).docx
《FPGA从Xilinx的7系列学起(13).docx》由会员分享,可在线阅读,更多相关《FPGA从Xilinx的7系列学起(13).docx(3页珍藏版)》请在第一文库网上搜索。
1、FPGA从Xi1inX的7系列学起(13)Reset分为全局Reset和局部Reset0全局Reset可以让所有存储类的元素处于一个己知的状态。全局的Reset一般是通过外部的引脚或者一个标准进程的完成或者等待P11/MMCM锁定信号的有效来实现的。局部复位一般是有内部信号产生,他是让一些存储类的元素处于一个己知的状态,如利用内部的计数器。一般来说局部复位都是同步信号。Reset又分为同步复位和异步复位,一个同步的局部复位是一个标准设计里面的一部分,一般都是使用状态机或者计数器让一些信号进入一个固定的状态,例如经常会用的O状态。综合工具一般是建议使用同步设计,不建议使用异步设计的。当使用异步复
2、位设计的时候,可能会产生一个亚稳态,让电路处于一个不确定的状态。因此局部的异步复位,最好不要使用。对于全局的异步复位,需要一些方法来处理它,以前提过异步的同步化。全局的同步置位/复位信号可以让存储类的元素进入一个已知的状态,那么他带来的好处是什么?全局的同步置位/复位信号实现非常简单,可以在工程师需要的时候控制设计中的控制信号或者触发控制信号,确保设计万无一失,更可以使用让综合工具来进行减少控制信号功能。那么它的缺点是什么?当时钟不能保证正常工作的时候,同步复位信号将不能够生。另外,同步复位会占用一些同步资源,可能会影响用户的时序设计的目标。全局的异步使用,以前我们就讲过,必须异步的同步化。这
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- FPGA Xilinx 系列 13
