Virtex-7 FPGA Gen3 Integrated Block Completion timeout 机制详解.docx
《Virtex-7 FPGA Gen3 Integrated Block Completion timeout 机制详解.docx》由会员分享,可在线阅读,更多相关《Virtex-7 FPGA Gen3 Integrated Block Completion timeout 机制详解.docx(4页珍藏版)》请在第一文库网上搜索。
1、Virtex_7FPGAGen3IntegratedB1ockComp1etiontimeout机制详解任何一种sp1it交易协议都存在Requesters得不到期望的Comp1etion的风险。为了允许Requesters使用一种标准方式从这种情况下恢复,规定了Comp1etiontimeout机制。PCIE规范规定发出需要Comp1etions的Requests的PCIE设备必须实现Comp1etionTimeout机制。配置Requests除外。PCIE设备每发出一个需要Comp1etions的Requests,Comp1etiontimeout机制被激活。PCIERootComp1ex
2、es,PCIExpress-PCIBridges,和Endpoints需要实现Comp1etiontimeout机制。Switches不需要主动发起操作,因而不需要Comp1etiontimeout01514131211109876543Comptetcx)TmeoUVa1ueRsvdP1TRMechantSfnErabteIDOComp1etionEnab1eIDORequestEnab1eComp1etionTmoouDisab1eAR1ForwardcngEnab1eAtomicOpRequesterEnab1eComp1etiontimeout可以通过配置软件禁止。配置寄存器Devic
3、eContro12的bit4控制Comp1etionTimeout的禁止。End-EndT1PPrefixB1OCKngAtomicOpEgressB1ockingOBFFFnad1e在V7的Gen3IntegratedB1ock中,对Comp1etionTimeout的实现有一些特殊的地方,在应用时需要加以注意。首先,配置寄存器DeViCeContro12的bit3:0规定了Comp1etiontimeout的值,bit4控制Comp1etiontimeout的disab1e0这一部分和规范一致。43:00dg.dev/oniroU-CP1tImeoUJVa14ConfigurationDe
4、viceContro12Comp1etionTinejtVau*Oevc*.Ct;,Thisshoukicautet-o1,th*rComp1etionTmeo1xfte3UStodCmp1ttonmvtvntUmmAstrsterfc,whtnsubrrxg1(vk*0101proqrtnwrwfnDtv.cCAtr2hgHTNtWranforthisprmtf,$16EStoSSmiWtUChC4bsp*cfdmunitso44mcycstwa*np.tbvKjof1ZSOO.COOtnthscofMto(Omi(12.500.0004m)YT1OMPtFMfOUTaG128HEXComp
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- Virtex-7 FPGA Gen3 Integrated Block Completion timeout 机制详解 Virtex 机制 详解
链接地址:https://www.001doc.com/doc/834573.html