Virtex-5 FXT FPGA终极设计解决方案.docx
《Virtex-5 FXT FPGA终极设计解决方案.docx》由会员分享,可在线阅读,更多相关《Virtex-5 FXT FPGA终极设计解决方案.docx(8页珍藏版)》请在第一文库网上搜索。
1、Virtex-5FXTFPGA终极设计解决方案Virtex-5FXTFPGA-终极系统集成平台由于众多不断增加和演化的标准、苛刻的处理要求以及不断降低的成本和时间预算,数字融合时代加速了对FPGA基本价值主张的依赖性。这些基本价值主张是:灵活性、现场可升级能力、优异的信号处理能力、更快的产品上市时间、降低风险、适应不断演化的标准以及降低系统成本。VirteX-5平台建立在这些丰富价值的基础上,再加上高速串行连接功能和嵌入式处理能力,从而构成了终极系统集成平台。Virtex-5FXT平台是唯一结合了业界标准的550MHZPoWerPC440嵌入式处理器内核、哒和高速串行I/O功能的FPGA,其无
2、与伦比的系统集成度可更好地支持通信、音频视频广播、军事和航空、诞、科学以及医疗市场中的高性能应用。利用VirteX-5FXT平台,此类应用的设计人员可以提高整体系统性能、最小化电路板复杂度并降低系统成本。Virtex-5系列无论在产品可用性还是为客户提供的多种选择方面,Virtex-5系列FPGA平台都是业界领先的高密度65nmFPGA产品。VirteX-5系列是VirteX系列FPGA的第5代产品。基于其独特的ASMB1架构,VirteX-5系列提供了四个领域优化的平台共24款器件供客户选择:1X-针对逻辑应用领域而优化1XT-针对支持低功耗串行连接逻辑应用领域而优化SXT-针对支持串行连接
3、的DSP应用领域而优化FXT-针对支持高速串行连接的嵌入式处理应用领域而优化该系列器件提供了一系列创新的特性,包括:新的C1B和增强的布线技术支持超快ExpressFabric?技术1XT.SXT和FXT平台提供完全集成的PCIExpress?端点模块1XTSXTFXT平台提供完全集成的三模式(0/100/1000MbDS)以太网MAC模块提供ECC选择的36Kbit双端口BRAM/FIFO模块带P11的550Mhz时针管理管道(CMT)支持ChipSync技术的SeIecHO第二代稀疏锯齿形(SParSeChevron)封装技术支持增强引脚输出功能多位流管理和多种细粒度帧尺寸方便进行部分重配
4、置Virtex-5FXT平台增加的系统集成主要特性包括:完全集成的PowerPC440处理器模块和128位互连高性能GTX6.5Gbps串行I/OXtremeDSP?逻辑片(DSP48E逻辑片)优化组合表1:Virtex-5FXT产品一览Virtex-5FXTFPGAFeatureFX30TFX70TFX100TJFX130TIFX200T1ogicCe11s32,76871,680102r400131,072196,60861UTs/FF20,48044,80064,00081,920122,8801UTRAMKbits3808201,2401,5802f28036KbitBRAMB1ock
5、s68148228298456BRAMKbits2,4485,3288,20810f72816,416C1ockManagementTi1es26666XtremeDSPDSP48ES1ices64128256320384GTXChanne1s816162024PowerPC440B1ocks11222PCIExpressEndpointB1ocks133up4Pg410/100/1000EthernetMACs444/6PowerPC440处理器模块PowerPC440处理器已经广泛应用于赛灵思公司高密度FPGA所面向的细分市场中的众多系统应用中,并且经受了测试和验证。Virtex-5FXT
6、FPGA率先提供了同时符合两个业界标准的PowerPC440处理器,其增强的系统性能可支持设计人员快速容易地实现先进的可升级嵌入式处理应用。每个处理器集成32KB指令和32KB数据缓存,在550MHz时钟下可以提供高达1,100DMIPS的性能。大幅提高系统处理性能的关键是通过多通道、高效、并发高速数据访问来提高总体数据吞吐能力。为达到这一目的,新集成的5x2纵横交换式处理器互连架构与PowerPC440处理器紧密耦合,提供并发I/O和存储器访问能力(图1)o这一高度集成的架构支持5个主P1B(处理器局部总线)接旦和两个从接口、四个独立收发全双工信道幽端口和一个专用存储器总线接口,因此存储器带
7、宽最高可达此前解决方案的5倍。在新的硬核化纵横交换式架构管理下,系统支持并发访问多个128位总线(原来为64位)的数据,从而进一步扩大系统吞吐能力。先进的P1B架构支持高吞吐量128位接口,可缩小系统瓶颈,从而最大化处理器、纵横开关式交换构造以及软IP逻辑之间的数据传输能力。图1PowerPC440模块包括POWerPC440内核和新的互连架构与这一新架构形成互补的是,这一平台集成的增强高性能辅助处理器控制单元(APU)接口允许用户可以构造辅助处理器来执行非PowerPC440指令集的指令。这样就为视频处理、3D数据处理和浮点算术等应用中的专用协处理引擎或用户专用定制指南提供了支持。高速串行连
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- Virtex-5 FXT FPGA终极设计解决方案 Virtex FPGA 终极 设计 解决方案