FPGA实战开发技巧(9).docx
《FPGA实战开发技巧(9).docx》由会员分享,可在线阅读,更多相关《FPGA实战开发技巧(9).docx(6页珍藏版)》请在第一文库网上搜索。
1、FPGA实战开发技巧(9)EE处配置方式灵活多样,根据近1是否能够自己主动加载配置数据分为主模式、从模式以及JTAG模式。典型的主模式都是加载片外非易失(断电不丢数据)性存储器中的配置比特流,配置所需的时钟信号(称为CC1K)由FPGA内部产生,且FPGA控制整个配置过程。从模式需要外部的主智能终端(如处理器、微控制器或者DSP等)将数据下载到FPGA中,其最大的优点就是FPGA的配置数据可以放在系统的任何存储部位,包括:F1ash,硬盘、网络,甚至在其余处理器的运行代码中。JTAG模式为调试模式,可将PC中的比特文件流下载到FPGA中,断电即丢失。此外,目前赛显眼还有基于Internet的、
2、成熟的可重构逻辑技术SystemACE解决方案。(1)主模式在主模式下,FPGA上电后,自动将配置数据从相应的外存储器读入到S幽中,实现内部结构映射;主模式根据比特流的位宽又可以分为:串行模式(单比特流)和并行模式(字节宽度比特流)两大类。如:主串行模式、主SEIF1ash串行模式、内部主SP1FIaSh串行模式、主BP1并行模式以及主并行模式,如图5T9所示。(2)从模式在从模式下,FPGA作为从属器件,由相应的控制电路或微处理器提供配置所需的时序,实现配置数据的下载。从模式也根据比特流的位宽不同分为串、并模式两类,具体包括:从串行模式、JTAG模式和从并行模式三大类,其概要说明如图5-20
3、所示。(3)JTAG模式在JTAG模式中,PC和FPGA通信的时钟为JTAG接旦的TC1K,数据直接从TDI进入FPGA,完成相应功能的配置。图5-19常用主模式下载方式示意图图5-20常用的从模式下载方式示意图目前,主流的FPGA芯片都支持各类常用的主、从配置模式以及JTAG,以减少配置电路失配性对整体系统的影响。在主配置模式中,FPGA自己产生时钟,并从外部存储器中加载配置数据,其位宽可以为单比特或者字节;在从模式中,外部的处理器通过同步串行接口,按照比特或字节宽度将配置数据送入FPGA芯片。此外,多片FPGA可以通过JTAG菊花链的形式共享同一块外部存储器,同样一片/多片FPGA也可以从
4、多片外部存储器中读取配置数据以及用户自定义数据。Xi1inxFPGA的常用配置模式有5类:主串模式、从串模式、Se1ectMAP模式、DeSktoP配置和直接SP1配置。在从串配置中,FPGA接收来自于外部PROM或其它器件的配置比特数据,在FPGA产生的时钟Ce1K的作用下完成配置,多个FPGA可以形成菊花链,从同一配置源中获取数据。SeIeCtMAP模式中配置数据是并行的,是速度最快的配置模式。SP1配置主要在具有SP1接口的F1ASH电路中使用。下面以SPartan-3E系列芯片为例,给出各种模式的配置电路。5. 5.2主串模式一最常用的FPGA配置模式1 .配置单片FPGA在主串模式下
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- FPGA 实战 开发 技巧