FPGA从Xilinx的7系列学起(11).docx
《FPGA从Xilinx的7系列学起(11).docx》由会员分享,可在线阅读,更多相关《FPGA从Xilinx的7系列学起(11).docx(4页珍藏版)》请在第一文库网上搜索。
1、FPGA从XiIinX的7系列学起(11)下面这个例子说明在用户的F1ip-F1ops设置初始值。大多数设计师这样写代码为的是仿真能够更加简便。否则当用户开始运行仿真的时候,用户设计中使用的寄存器等都处于一个不确定态。可以,按照例子来写的代码,可以让寄存器等有一个确定的初始值,处于一个确定态。regQ=1,b1;a1ways(posedgeC1KorposedgeRST)beginif(RST)Q=b;e1seQ=D;endsigna1Q:std_1ogic:=T;FF:process(C1K,RST)beginif(RST=i1f)thenQ=0;e1sif(risingedgeC1K)th
2、enQ=D;endif;endAFF触发器中的F1ip-f1ops和f1ip-f1op/IatCheS有着相同的控制信号,C1K,SR,CE等等。那么对用户来说最重要的事情就是尝试着减少用户设计中的控制信号的数量。用户需要加强对控制信号的行为的理解:所有F1ip-f1ops和f1ip-f1op/IatCheS共享所有这些控制信号,这些控制信号主要是时钟,置位和复位。如果一个组中的一个f1ip-f1op用了时钟使能信号,那么所有其他的F1ip-F1op必须使用相同的时钟使能或者不用时钟使能。如果一个组中的一个f1ip-f1op用了置位或者复位信号,那么所有其他的F1ip-F1op必须使用相同的置
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- FPGA Xilinx 系列 11