通过2D NoC可实现FPGA内部超高带宽逻辑互连.docx
《通过2D NoC可实现FPGA内部超高带宽逻辑互连.docx》由会员分享,可在线阅读,更多相关《通过2D NoC可实现FPGA内部超高带宽逻辑互连.docx(3页珍藏版)》请在第一文库网上搜索。
1、通过2DNoC可实现FPGA内部超高带宽逻辑互连(EEWOR1D)Achronix最新基于台积电(TSMC)的7nmFinFET工艺的SPeeC1Ster7tEE1器件包含了革命性的新型二维片上网络(2DNoO02DNoC如同在FPGA可编程逻辑结构上运行的高速公路网络一样,为FPGA外部高速接且和内部可编程逻辑的数据传输提供了超高带宽(27Tbps)。NOC使用一系列高速的行和列网络通路在整个FPGA内部分发数据,从而在整个FPGA结构中以水平和垂直方式分发数据流量。NoC中的每一行或每一列都有两个256位的、单向的、行业标准的AX1通道,可以在每个方向上以512Gbps(256bitX2G
2、Hz)的传输速率运行。NoC为FPGA设计提供了几项重要优势,包括:提高设计的性能。减少逻辑资源闲置,在高资源占用设计中降低布局布线拥塞的风险。减小功耗。简化逻辑设计,由NoC去替代传统的逻辑去做高速接口和总线管理。实现真正的模块化设计。本文用一个具体的FPGA设计例子来展现NoC在FPGA内部逻辑互连中发挥的重要作用。本设计主要是实现三重数据加密解密篁去(3DES)0该算法是DES加密算法的一种模式,它是对于每个数据块应用三次DES加密算法,通过增加DES的密钥长度增加安全性。在该FPGA设计中,我们将输入输出管脚放在的FPGA上下左右四个方向上。上面管脚进来的数据经过逻辑1进行解密然后通过
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 通过2D NoC可实现FPGA内部超高带宽逻辑互连 通过 NoC 实现 FPGA 内部 超高 带宽 逻辑 互连