详解FPGA电源排序的四种方案.docx
《详解FPGA电源排序的四种方案.docx》由会员分享,可在线阅读,更多相关《详解FPGA电源排序的四种方案.docx(6页珍藏版)》请在第一文库网上搜索。
1、详解FPGA电源排序的四种方案当采用现场可编程门阵列(FPGA)进行设计时,电源排序是需要考虑的一个重要的方面。通常情况下,FPGA供应商都规定了电源排序要求,因为一个FPGA所需要的电源轨数量会从3个到10个以上不等。通过遵循推茬的电源序列,可以避免在启动期间吸取过大的电流,这反过来又可防止器件受损。对一个系统中的电源进行排序可采用多种方法来完成。本文将详细说明可根据系统所要求的复杂程度来实现的电源排序解决方案。本文中所讨论的电源排序解决方案为:把PGOOD引脚级联至使能引脚;采用一个复位IC来实现排序;模拟上电/断电排序器;具有PMBus接口的数字系统健康状况监视器。方法一:把PGOOD引
2、脚级联至使能引脚VovT2TPS62085ENTPS62085ENPGD图1反向降压升压转换器实现排序的一种基本的成本效益型方法是把一个电源的电源良好(PG)引脚级联至相继的下一个电源的使能(EN)引脚。第二个电源在PG门限得到满足(通常是在电源达到其终值的90%之时)时开始接通。这种方法的优势是成本低,但是无法轻松地控制定时。在EN引脚上增设一个虫线会在电路级之间引入定时延迟。然而,此方法在温度变化和反复电源循环期间是不可靠的。而且,这种方法并不支持断电排序。方法二:采用一个复位IC来实现排序图2:采用一个型输出复位IC来实现上电排序epVCC4VCC3VCC2VCavccTPS386000
3、SENSE1SENSE2SENSE3SENSE41SENSE4HCT1CT2CT3VCC1VCC2VCC3VCC4RESETDSPCPUFPGASequence:VK-VCC4VCC3VCC2VCC1RESET1RESETZ-、RESEB-RESET4fWDICT4GNDCT1CT2CT3CT4丁丁丁丁C1K另一种可以考虑的用于上电排序的简单选项是采用一个具有时间延迟的复位IC。当采用此选项时,复位IC以严格的门限限值来监视电源轨。一旦电源轨处于其终值的3%(或更小)以内,复位IC将进入由解决方案定义的等待周期,然后再执行下一个电源轨的上电操作。该等待周期可以采用EEPROM编程到复位IC中,
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 详解 FPGA 电源 排序 方案