数字锁相环ADF4351原理详解与合成频率源的设计.docx
《数字锁相环ADF4351原理详解与合成频率源的设计.docx》由会员分享,可在线阅读,更多相关《数字锁相环ADF4351原理详解与合成频率源的设计.docx(6页珍藏版)》请在第一文库网上搜索。
1、数字锁相环ADF4351原理详解与合成频率源的设计摘要:以数字锁相环旭F4351和Xi1inX公司的SPartan-6系EE/为主要元件设计了一个合成频率源。重点讨论了ADF4351的工作原理、两者之间的SP1通信过程、电路板的设计过程,并给出了关键的控制代码和性能测试结果。该频率源具有结构简单、成本低廉、代码占用资源少、易于维护和升级等特点,在100700MHZ的宽频范围内可输出SFDR为40dB左右的稳定波形。0引言合成频率源的研究始于上世纪70年代初,它具有频率稳定度高、频谱纯、相位噪声低等优点1,但由于技术难度高导致造价较为昂贵2。随着集成VCO式的锁相环芯片的出现,小型合成频率源的设
2、计成为可能。本文旨在以ADF4351和XC6S1X9为主要部件,以AD1SimP11和XiIinXISE为辅助,设计一个简便、低成本的合成频率源。1锁相环简介锁相环(PhaSeTOCked1oops,P1D是以鉴相器(PhaseFrequencyDetector,PFD)和压控振荡器(Vo1tage-contro11edOsci11ator,VCO)为核心、对而入信号进行变频的一种负反馈系统。最常藤J结构如图13。图1锁相环的基本框架图中各信号之间的频率关系为式(1):其中N为整数分频器的数值,P为预分频器的数值,R为参考分频器的数值。ADF4351是ADI公司制造的新款锁相环,内置压控振荡器
3、,频率输出频率范围为354400MHz,功率分为+5dBm、+2dBm、-1dBm、-4dBm四档。该锁相环的N计数器由3部分构成:16位的整数分频比INT、12位的小数模数MOD,以及12位的小数分频的分子FRK,如图2所示。因此输出信号频率与输入信号频率的关系为式(2):式中的divider是输出分频器的值,可配置为1、2、4、8、16、32、64o图2ADF4351中N当FRAC被设置为0时,为整数分频模式,输出信号的分辨率是参考信号频率fef的整数倍。当FRAC不为0时,则工作于小数分频模式。在通信方面,ADF4351的片内蚤住蛰由三线式串行外设接旦(Seria1Periphera1I
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 数字 锁相环 ADF4351 原理 详解 合成 频率 设计