在现场可编程逻辑门阵列上实现全数字跳频同步系统的设计.docx
《在现场可编程逻辑门阵列上实现全数字跳频同步系统的设计.docx》由会员分享,可在线阅读,更多相关《在现场可编程逻辑门阵列上实现全数字跳频同步系统的设计.docx(6页珍藏版)》请在第一文库网上搜索。
1、在现场可编程逻辑门阵列上实现全数字跳频同步系统的设计1 .引言介绍跳频通信具有保密性强,抗干扰能力强,频谱利用率高等优点,获得了广泛的应用。跳频同步是其中的关键技术之一。在短时间内实现同步并保障其稳定性已成为一个研究热点。随着软件无线电技术的发展,传统的模拟硬件接收设备逐渐向数字正品过渡。FPGA(现场可编程逻辑门阵列)以其丰富的逻辑资源和可重新配置的优势,成为人们前期研究与开发的重要手段。在FPGA上对跳频同步技术进行研究,具有重要的应用价值。本文详细介绍了一种全数字的跳频快速同步方法及其在FPGA上的实现方案。2 .跳频同步方案跳频通信中,收发双方依照约定的跳频码序列跳变载波频率。跳频同步
2、是跳频接收机调整本地跳频序列与发端跳频序列达到同步的过程,可以分为捕获和跟踪两个阶段。捕获的任务是搜索接收到的跳频信号的跳频码序列的相位,同时调整接收机本地跳频码序列的相位,直到两者的相位差小于1/2跳时间。跟踪的任务是校准跳频码序列之间剩余的相位差。本文跳频同步方案的原理图如图1所示。包括三个部分:频率自相关,同步捕获和同步跟踪。同步捕获用状态机实现了改进的自同步捕获法一一,快速出局式滑动捕获法;同步跟踪采用数字NCO进行跳频班锁相。以上方法保障了系统在短时间内达到稳定的跳频同步。赖率门和大图1跳频同步原理图频率自相关由DDS.CIC,和I-D个模块组成。DDS(数字频率合成器):采用查找表
3、结构C预先将1/4,期的正弦信号函数值存储在RAM中:依据输入的频率控制字设匣相位增吊,进行相中累加,累加结枭转化为传找表地址:了表产生正弦信号.介找表由FPGA中的块RAM实现。CIC(梳状积分滤波器):代瞿频叵采用等进仃於通滤波,同时降采样:CIC仪由延的UJI卬法P,|.枸成,回鼾嗖第骏妁80了运算:,1FPGAI-D(枳分门限判决耦):积分需时个跳频频隙内的2()=|1(”)|+|0()|送行枳分一致.I路和Q路信号经过CIC低通滤波后有中频输出枳分结果相M较大:若不致,枳分结果较小,根据经验设置相应的门限值以判决当前二西无相成的三是否相同。判决结果输入捕获模块I-D(积分门限判决器)
4、:积分器同步捕获快速出局本文采用快速出局捕获法,它是一种改进的滑动相关法。滑动相关法的优点是硬件简单,抗干扰能力强,缺点是捕获时间长,为2),其中1是跳频周期。快速出局法对捕获的进行了改进,大大缩短了捕获时间,达到O(Z)。快速出局法保持了滑动相关法的优点。捕获状态机本文用状态机实现快速出局式捕获电路。捕获过程划分为三个状态:快速出局状态,单周期确认状态,多周期确认状态。快速出局状态:计数模块对M个频隙内的判决结果累加计数,计数结果与预设门限比较,做出出局判决。若收发双方跳频序列未同步则将本地跳频序列的当前状态快速出局,跳频序列相位滑动,重新开始本地载波与接收信号的相关、累计和出局判决;否则,
5、快速捕获成功,进入单周期确认状态。单周期确认状态:计数模块对一个跳频周期内的判决结果累加,对累加结果进行门限判决。若捕获成功,进入多周期确认状态;否则返回快速出局状态,重新开始捕获过程。多周期确认状态:在若干个跳频周期内对捕获进行确认,确认成功,捕获过程完成,进入跟踪过程;否则返回快速出局状态。状态转移图如图2所示。图中FOS.f1ag为快速出局捕获标记,SOS.f1ag为单周期捕获标记,FC_AS1为捕获成功标记。进入跟踪过程后,时刻检查SOS.f1ag,一旦失去扃步,立刻跳回状态,重新进行捕获。图2捕获过程状态转移图捕获时间分析无干扰时,快速出局式滑动捕获法在第个频隙捕获成功的概率为:z.
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 现场 可编程 逻辑 门阵列 实现 数字 同步 系统 设计
![提示](https://www.001doc.com/images/bang_tan.gif)