一种基于FPGA采用重采样技术的HD-SDI到SD-SDI的下变换实现设计.docx
《一种基于FPGA采用重采样技术的HD-SDI到SD-SDI的下变换实现设计.docx》由会员分享,可在线阅读,更多相关《一种基于FPGA采用重采样技术的HD-SDI到SD-SDI的下变换实现设计.docx(5页珍藏版)》请在第一文库网上搜索。
1、一种基于FPGA米用重采样技术的HD-SDI到SD-SDI的下变换实现设计随着我国数字广播电视技术的日趋成熟,电视台采用高清数字串行信号(HD-SDI)下变换系统,目前大多数下变换采用地垣进行高清数字电视信号下变换,成本较高且系统的硬件电路设计复杂、移植性差、不容易升级。而利用FPGA开发,就可以体现出周期短、成本低、集成度和可移植性好,可随时更改程序以适应电视制式标准的变更等优点,本文提出了一种基于FPGA采用重采样技术的HD-SDI到SD-SDI的下变换实现方法。1 HD-SDI与SD-SDI的区别根据ITU-RBT.709-3标准,我国SD1的高清演播室电视信号搂旦标准规定为1125/5
2、0扫描标准,水平、垂直有效像素为19201080,4:2:2编码格式,亮度信号Y的抽样频率为74.25MHz,两个色差信号Cb/Cr的抽样频率为37.125MHz,采用10bit量化,Y与Cb/Cr信号分成两个通道传输,每个通道并行数据传输率74.25MBs-1;根据ITU-RBT.656标准,我国标清演播室信号接口规定为625/50扫描标准,水平、垂直有效像素为720X576,4:2:2编码格式,亮度信号Y的抽样频率为13.5MHz,两个色差信号Cb/Cr的抽样频率为6.75MHz,采用10bit量化,时分复用Y,Cb/Cr一个通道传输,并行数据传输率27MB-s-1o2 HD-SDI下变换
3、的系统描述高清数字电视信号下变换的主要原理是一帧图像中水平行与垂直像素点的减少。文中的研究主要是以FPGA为核心,HD-SDI信号以并行的形式输入FPGA,在FPGA中进行观频信号重采样复法、所取字幽1控制和YC复合处理、SD-SD1的并行信号格式的重构等处理,从而完成HD-SD1的下变换。FPGA中对信号的整个处理过程用Veri1OgHD1语言来编程实现,FPGA中的各主要处理模块的流程图,如图1所示。高清高清27MHzcnoX每行所取?泞RAMMMHt采徉模块-yyc级存RAMC1K27MHx标清SDI并行侑号构迅板块标清并行SD14所取字RAM控制J/,二制ffi1FpGA中主要模块的F
4、r匕等因P113 .1重采样处理由下变换原理可知,从HD分量信号获得低分辨率的SD分量信号,可分别在垂直方向和水平方向上的有效视频区去抽取有效像素点来实现图像格式的转换。考虑到二维空间的数据计算量和复杂性,常用两个一维滤波器实现二维空间的转换,即先在垂直方向上抽值,然后再在水平方向上抽值,这样减少计算复杂性,提高运算速度。抽出的值可以是相邻几个样点去抽一个。图像下变换时,通过抽取滤波器抽取原有信号的取样点值,增大采样的点空间距离,降低每行的有效像素和垂直行。高清1920X1080格式下变换为标清720X576格式,由于高清信号的水平与垂直分解力不是标清信号4:2:2编码的整数倍,所以本文主要通
5、过以下两个计算式抽取像素点来实现(1)I080X920=720有效行处理原理:由视频分量信号的特性,先找到一帧视频信号的有效行,然后按式(2)在高清一帧共1080条有效行中按每15行取8行循环抽取,从而得到标清所要求的576行的有效行。有效垂直像素点处理原理:找到一行数据中的有效图像像素点,然后按式(1)在高清一行1920个有效像素点中按照16个点取6个点循环抽取,从而得到标清所要求的720个有效像素点。有效行处理与有效垂直像素点处理程序流程图,如图2所示。有效行处理与有效垂直像素点处理的逻辑分析仪实时采样图如图3所示。由图3可以看出,C_rg4为Cin的4个寄存器延时,行计数Iinee-nt
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 一种 基于 FPGA 采用 采样 技术 HD SDI SD 变换 实现 设计