基于FPGA的PCIE应用架构设计分析(2).docx
《基于FPGA的PCIE应用架构设计分析(2).docx》由会员分享,可在线阅读,更多相关《基于FPGA的PCIE应用架构设计分析(2).docx(28页珍藏版)》请在第一文库网上搜索。
1、基于FPGA的Pe1E应用架构设计分析(2)基于VIVADO的PCIEIP的使用项目简述上一篇内容我们已经对PeIE协议进行了粗略的讲解。那么不明白具体的PC1E协议,我们就不能在EE”中使用PC1E来进行高速数据传输了吗?答案是否定的。因为XiIinX官方给我们提供了完善的PeIEIP,基于这些IP我们设置不需要知道T1P包的组包原理我们便可以把PCIE使用起来。这篇博客我们主要把FPGA作为endpoint来进行讲解,当然也对作为rootPort进行简单的描述。我们使用的主要IP是乂股,主要参考资料是米联客。如果对IP的使用感觉到疑惑可以参考米联客的资魁。因为手头上硬件条件不够,没办法进行
2、下板测试,我们主要进行介绍IP的定制和BIoCkDeSign的搭建。XDMAIP的定制为什么使用XDMAIP而不使用我们前面介绍的PCIEIP,因为前面介绍的IP需要我们自己构建T1P包,还有分散收集策略,基于该IP使用起来PCIE还是有点困难。但是XDMA就特别简单了,他不需要FPGA设计者熟悉PCIE协议,直接将PCIE协议转换成AXI4与AXI_1ite协议,可以直接对DDR进行操作。XDMA内部的分散收集操作、T1P组包、DMA操作等等进行了完整的封装。我们可以把XDMAIP看成我们经常使用的ZYNQIP,他的BAR空间被AX11ite总线进行读写操作用于寄存器的配置,AXI总线用于大
3、数据的传输直接与DDR对接。XDMA的内部额框图如下:对XDMA的内部描述如下:1、AX14、AXH-Stream,必须选择其中一个,用来数据传输2、AXI4-1iteMaster,可选,用来实现PC1EBAR地址到AXI4-1ite寄存器地址的映射,可用来读写用户逻辑寄存器3、AXH-1iteS1ave,可选,用来将XDMA内部寄存器开放给用户逻辑,用户逻辑可以通过此接旦访问XDMA内部寄存器,不会映射到BAR4、XI4Bypass接口,可选,用来实现PCIE直通用户逻辑访问,可用于低延迟数据传输首先选择XDMAIP如下:B1OCKDeSIGNPa1SyStm5Bomos -Uo26。seu
4、9sDtagramAddressEdrtorCOreSIinterfacesASearch;QPCIENamevVivadoRepositoryIPCataioo(3matches)7AI4StatusUcenseV1NVvStandard8usInterfaces)esioDesignSBedsd d-vPCIExpress7SenesIntegratedB1ockforPCIExpressAX14-S1reamAX1MemoryMappedToPCIExpressAXI4CDUAridgeSubsystemforPCIExpressAX141AXU-StreamProductionIndu
5、dedXihnKcomppe_7n3.ProductionIndudedipai-pde2双击点开该IP的配置:.Re-CustomaeIPDMABridgSubsystemforPCIExpress(PCI)(4.1)ODocumentationIP1ocation0Showdisab1edportsPC1eB1ock1ocationXOYOsys_dksys_rst_nusr_irq_req|1O)M.AXI+:;M_AXJ_1ITE+pci.mgt+Huserjnk_up-axi_ac1k-axi_aresetnusrjrq_ack(1:0)msi_enab1e-msi_vector_w
6、idth2:O)AX1InterfeAXIAcAXID;AXICiEnab1ePIPESimu1a1ionOEnab1eGTChanne1DRPPortsEnab1ePCIeDRPPcxts;Additiona1TransceiverContro1andStatusPorts1、该IP是作为EndPoint来进行PCIE操作的2、IP定制的模式是高级,这样一来可供选择的IP定制选项就会增多3、PeIE硬核的位置,这里我们的型;只有一个硬核,所以这里默认即可4、Iane的个数,与开发板相对应,这里选择2个5、XDMA将PC1E转换成AX1协议,这个就是AX1协议的位宽6、该片子的高速串行接口是G
7、TP口,支持PCIEGen1Gen2协议,速度分别是2.园T/s5GTs,这里选择最大速度5GT/s7、PC1E参考时钟的频率,与板子的时钟情况有关,这里是IOOMHZ8、AXI总线的时钟频率,这里我们选择125MHZ9、这里我们直接将Pe1E协议转换成AX1协议,而不选择AX1Stream协议,简化我们的操作DMA/BridgeSubsystemforPCIExpress(PCI)(4.1)。DocumentationIP1ocationComponentNameJIdmaj)BasicPCIeK)POe:M1SCPOeiDMAShaiIDIniUA1Va1uesSy1CIksysjst-n
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 基于 FPGA PCIE 应用 架构 设计 分析