全国家开放大学 实验2 组合逻辑电路的设计.docx
《全国家开放大学 实验2 组合逻辑电路的设计.docx》由会员分享,可在线阅读,更多相关《全国家开放大学 实验2 组合逻辑电路的设计.docx(7页珍藏版)》请在第一文库网上搜索。
1、国家开放大学实验2组合逻辑电路的设计一、试验目的1、掌握组合逻辑电路的设计方法。2、掌握组合逻辑电路的静态测试方法。3、熟悉CP1D设计的过程,比较原理图输入和文本输入的优劣。二、实验的硬件要求1、输入:按键开关(常高)4个;拨码开关4位。2、输出:1ED灯。3、主芯片:A1teraEPM7128S1C84-15o三、实验内容1、设计一个四舍五入判别电路,其输入为8421BCD码,要求当输入大于或等于5时,判别电路输出为1,反之为Oo2、设计四个开关控制一盏灯的逻辑电路,要求改变任意开关的状态能够引起灯亮灭状态的改变。(即任一开关的合断改变原来灯亮灭的状态)3、设计一个优先排队电路,其框图如下
2、:排队顺序:A=I最高优先级B=I次高优先级C=I最低优先级要求输出端最多只能有一端为1,即只能是优先级较高的输入端所对应的输出端为。四、实验连线1、四位拨码开关连D3、D2、D1DO信号对应的管脚。OUT输出信号管脚接1ED灯。2、四位按键开关分别连K1K2、K3、K4信号对应的管脚。OUT输出信号管脚接1ED灯。3、A、B、C信号对应管脚分别连三个按键开关。输出A_OutsB_OutsC-Out信号对应的管脚分别连三个1ED灯。(具体管脚参数由底层管脚编辑决定)五、参考原理图1、原理图,如图2-1所示:VHD1硬件描述语言输入:1ibraryieee;useieee.std_1ogic_1
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 全国家开放大学 实验2 组合逻辑电路的设计 国家 开放 大学 实验 组合 逻辑电路 设计