DDRDDR2DDR3DDR4LPDDR区别.docx
《DDRDDR2DDR3DDR4LPDDR区别.docx》由会员分享,可在线阅读,更多相关《DDRDDR2DDR3DDR4LPDDR区别.docx(19页珍藏版)》请在第一文库网上搜索。
1、DDR、DDR2、DDR3、DDR4、1PDDR区别1什么是DDRDDR是DoUb1eDataRate的缩写,即“双比特翻转DDR是一种技术,中国大陆工程师习惯用DDR称呼用了DDR技术的SDRAM,而在中国台湾以及欧美,工程师习惯用DRAM来称呼。DDR的核心要义是在一个时钟周期内,上升沿和下降沿都做一次数据采样,这样400MHz的主频可以实现800Mbps的数据传输速率。2每一代DDR的基本区别3关键技术解释3.1 VTTVTT为DDR的地址线,控制线等信号提供上拉电源,上拉电阻是50左右。VTT=I/2VDDQ,并且VTT要跟随VDDQ,因此需要专用的电源同时提供VDDQ和VTTo例如芯
2、片TPS51206DSQT,1P29960用专门的电源芯片,还有一个重要的原因,在F1y-by的拓扑中,VTT提供电流,增强DDR信号线的驱动能力。DDR的接收器是一个比较器,其中一端是VREF,另一端是信号,例如地址线A2在有VTT上拉的时候,A2的信号在0和1.8V间跳动,当A2电压高于VTT时,电流流向VTTo当A2低于VTT时,VTT流向DDR。因此VTT需要有提供电流和吸收电流的能力,一般的开关电源不能作为VTT的提供者。此外,VTT电源相当于DDR接收器信号输入端的直流偏执,且这个偏执等于VREF,因此VTT的噪声要越小越好,否则当A2的状态为高阻态时,DDR接收器的比较器容易产生
3、误触发。上文说过,VTT相当于DDR接收器的直流偏执,其实如果没有VTT,这个直流偏执也存在,它在芯片的内部,提供电流的能力很弱。如果只有1个或2个DDR芯片,走F1yby拓扑,那么不需要外部的VTT上拉。如果有2个以上的DDR芯片,则一定需要VTT上拉。3.2 PrefetchPrefetch字面意思就是预存取,每一代的DDR预存取大小不同,详见第2章中表格。以DDR3为例,它的PrefetCh=8n,相当于DDR的每一个IO都有一个宽度为8的buffer,从IO进来8个数据后,在第8个数据进来后,才把这8个数据一次性的写入DDR内部的存储单元。下图是一个形象的解释,同时我们关注一下几个速率
4、。DDR3的时钟是800MHz,DataRate是1600Mbps,由于这个Buffer的存在,DDR内部的时钟只需要200MHz就可以了(注意DDR内部不是双比特翻转采样)。C1ock=800MHzBufferPrefetch=8nInterna1CIock=IOOMHzDataRate=1600Mbps我们来做一个频率对照表,如下:DDRPrefetch外部时钟MHz数据率MbpsDDR4002200400DDR2-5334266533DDR2-6674266667DDR2-8004400800DDR3-106685221066DDR3-133386671333DDR3-160088001
5、600DDR内部的最小存储单元(Ibit)是一个晶体管+一个电容,电容会放电,需要不断的“刷新(充电)才能保持正常的工作状态,由于电容充放电需要时间,DDR内部的频率受限于此,很难提高,目前技术一般在100200MHz因此需要用PrefetCh技术来提内部数据高吞吐率(其实就是串并转换原理)。PrefetCh位宽的提高,是DDR2,3,4非常显著的变化。第一段提到,对于DDR3,在第8个数据进来后,FIFO满了,然后才把这8个数据一次性的写入DDR内部的存储单元,那么必须要求DDR的内部时钟和外部时钟有一定的约束关系,FIFO满的时候一定是以DQS下降沿采样结束的,数据手册中对DQS的下降沿与
6、CIk有一个建立时间和保持时间的约束要求的目的原来是这样。3.3 SST1SST1(StubSeriesTerminated1ogic)接口标准也是JEDEC所认可的标准之一。该标准专门针对高速内存(特别是SDRAM)接口。SST1规定了开关特点和特殊的端接方案。SST1标准规定了IC供电,IO的DC和AC输入输出门限,差分信号门限,Vref电压等。SST1_3是3.3V标准,SST1_2是2.5V标准,SST18是1.8V标准,SST1-.15是1.5V。SST1最大的特点是需要终端匹配电阻,也叫终端终结电阻,上拉到VTT(12VDDQ)o这个短接电阻最大的作用是为了信号完整性,特别是在1拖
7、多的F1y-by走线拓扑下,还能增强驱动能力。OutputBuffer(Driver)3.4 Bank以下图为例,一个Bank中包含若干个Array,Array相当于一个表单,选中“行地址”和“列地址后,表单中的一个单元格就被选中,这个单元格就是一个bit。Bank中的所有Array的行地址是连在一起的,列地址也是。那么选中“行地址和列地址后,将一起选中所有Array的bit。有多少个array,就有多少个bit被选中。以DDR3为例,Data线宽度是32,PrefetCh是8,那么Array就有32x8=256.内部一次操作会选中256bit的数据。BankrkrraIy-F*AbJ行地址B
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- DDRDDR2DDR3DDR4LPDDR 区别