TSV工艺流程与电学特性研究.docx
《TSV工艺流程与电学特性研究.docx》由会员分享,可在线阅读,更多相关《TSV工艺流程与电学特性研究.docx(7页珍藏版)》请在第一文库网上搜索。
1、TSV工艺流程与电学特性研究目录1 .引言12 .先进封装界的冈格尼尔一一TSv究竟是什么? 13 .介绍64 .结论71 .引言本文报道了 TSV过程的细节。还显示了可以在8-in上均匀地形成许多小的 TSV(直径:6m,深度:22m)o通过这种TSV工艺的晶片。我们华林科纳研究 了 TSV的电学特性,结果表明TSV具有低电阻和低电容;小的TSV.硅漏电流和 大约83%的高TSV产率。2 .先进封装界的冈格尼尔TSV究竟是什么?最近这段时间,总是收到有读者在后台留言:想让我讲一下我上篇文章摩尔定律中的普罗米修斯一一2.5D封装技术 中的TSV究竟是什么?这次,我们就来给大家丰富一下TSV的知
2、识。sva.*tfiTSV技术示意图开宗明义,定义先行。首先,我们先来了解一下什么是TSV技术:TSV全称为:Through -SiIicon-Via,中文译为:硅通孔技术。它是通过在芯片和芯片之间、晶圆和晶圆之间制作垂直导通;TSV技术通 过铜、鸨、多晶硅等导电物质的填充,实现硅通孔的垂直电气互连,实现芯片 之间互连的最新技术。TSV也是继线键合(WireBOnding)、TAB和倒装芯片(FC)之后的第四代 封装技术。TSV的显著优势:TSV可以通过垂直互连减小互联长度,减小信号延迟,降低电容/电感,实 现芯片间的低功耗,高速通讯,增加宽带和实现器件集成的小型化。先进封装中的TSV技术应用
3、其次,我们来讲一下TSV和先进封装的关系:我们首先要明确的是:TSV实质上并不能说是一种封装技术方案,它只是一种先进封装工艺中的重要一环。由于TSV的诞生,半导体裸片和晶圆可以实现以较高的密度互连堆叠在一 起,这也成为了先进封装技术的标志之一。TSVconnectionsHybrid Memory Cube那么,TSV对于先进封装到底意味着什么:在此之前,芯片之间的大多数连接都是水平的。这意味着板上芯片与芯片之间将散布在板上,整体的占用空间将随着具体 功能的叠加而指数性增大。而,TSV的诞生使得垂直堆叠多个芯片成为了可能。这将大大减少了它们占用的面积,因为它们不会散布在板上。这也意味着,使用了
4、 TSV技术的先进封装将有以下优势:1、高密度集成:通过先进封装,可以大幅度地提高电子元器件集成度,减 小封装的几何尺寸,和封装重量。克服现有的2D-SIP (System In a Package 系统级封装)和POP (package on package三维封装堆叠)系统的不足,满足微电子 产品对于多功能和小型化的要求。2、提高电性能:由于TSV技术可以大幅度地缩短电互连的长度,从而可以 很好地解决出现在SOC (二维系统级芯片)技术中的信号延迟等问题,提高电 性能。3、多种功能集成:通过TSV互连的方式,可以把不同的功能芯片(如射 频、内存、逻辑、数字和MEMS等)集成在一起实现电子元
5、器件的多功能。4、降低制造成本:TSV三维集成技术虽然目前在工艺上的成本较高,但是 可以在元器件的总体水平上降低制造成本。System LSIsensorAnalogZdigital LSI3D memorySi intcrposcrTluidicRFICVCSEIOptical signalLCceIeration sensorMicro-mirrorOptical waveguideMicro-bumpOff-chip optical signalTSV技术实现CMOS、MEMS以及光电子电路三维混合集成示意图最后,我们也要讲一下TSV技术的主要工艺及难点: 第一个工艺及难点是:通孔的形成
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- TSV 工艺流程 电学 特性 研究
![提示](https://www.001doc.com/images/bang_tan.gif)