2023年电子技术综合设计智能抢答器设计报告书.docx
《2023年电子技术综合设计智能抢答器设计报告书.docx》由会员分享,可在线阅读,更多相关《2023年电子技术综合设计智能抢答器设计报告书.docx(17页珍藏版)》请在第一文库网上搜索。
1、课程设计报告书课程名称:电子技术综合设计学院:专业:班级:学号:学生姓名:指导教师:职称:2023年月日目录-设计要求1.1 设计要求二方案设计2. 1系统工作原理3. 2741S729电路设计四系统电路设计4.1抢答电路设计五程序设计5.1程序设计六仿真验证6.1清零状态仿真6.2选手开始状态测试6.3选手抢答状态测试七总结7.1课程设计总结智能抢答器设计摘要抢答器是一种应用非常广泛的设备,在各种竞赛、抢答场合中,它能迅速、客观地分辨出最先获得发言权的选手。早期的抢答器只由几个三极管、可控硅、发光管等组成,能通过发光管的指示辩认出选手号码。现在大多数抢答器均使用单片机或数字集成电路,并增加了
2、许多新功能,如选手号码显示、抢按前或抢按后的计时、选手得分显示等功能。介绍了数码显示抢答器电路的组成、设计及功能,电路采用74系列常用集成电路进行设计。该抢答器具有基本的抢答功能,抢答器主要运用到了编码器,译码器和锁存器:它采用741S148来实现抢答器的选号,采用741S279芯片实现对号码的锁存功能。通过课程设计提高和巩固了所学的专业知识,以及知识的综合应用进行mu1tisim仿真。关键词:抢答器;编码;数码管;译码电路1系统设计与分析1.1设计要求1、实际进行智力竞赛时,通常分为若干组,各组对主持人提出的问题,分“必答”和“抢答”两种。必答有时间限制,到时有告警,回答问题的得分情况由主持
3、人判别并予以显示。抢答时,对抢答的优先组有声光报警。要实现上述抢答器逻辑功能,具体设计要求如下:(1)竞赛的组数为四组,每组有三位加/减记分显示电路。(2)必答开始时,指示灯亮;时间用完时,音响电路发出一声嘟声(音频约500HZ)。(3)抢答电路输入抢答信号的控制开关应用无抖动开关来实现。抢答电路应能迅速、准确地判出优先组,对其进行声光报警;同时能封闭其它组的抢答信号,使其它组的抢答信号失去作用。(4)回答问题的时间可以预置,可置为10秒、20秒、30秒或更长一些。(5)主持人应有复位按钮。2方案设计2. 1系统工作原理电路包括主体电路部分。其中主体电路完成基本的抢答功能,即主持人按下控制开关
4、后,当选手按动抢答键时,数码管显示选手编号,同时封锁输入电路,其他选手抢答无效。电路的工作过程是:接通电源后,主持人将控制开关置于“清除”处,此时抢答器处于禁止状态,选手不能进行抢答,当主持人将控制开关置于“开始”时,抢答器处于工作状态。当选手在定时时间内按动抢答键时,电路要完成以下功能:(1)优先编码电路判断抢答者的编号,并由锁存器进行锁存,然后通过译码显示电路在数码管上显示抢答者的编号;2)控制电路对其余输入编码进行封锁,禁止其他选手进行抢答;(3)当选手将问题回答完毕,主持人操作控制开关进行系统清零,使系统回复到禁止工作状态,以便进行下一轮抢答。如图2.1所示为总体方框图。接通电源后,后
5、台工作人员将检测开关S置“检测”状态,数码管在正常清除下,显示“8”;当后台工作人员将检测开关S置“抢答”状态,主持按系统清除按键,抢答器处于禁止状态,编号显示器灭灯;主持人松开,宣布“开始”,抢答器工作。选手按动抢答按键,抢答器完成:优先判断、编号锁存、编号显示。当一轮抢答之后,优先抢答选手的编号-直保持到主持人将系统清除为止。如果再次抢答必须由主持人再次按动系统检测按钮抢答按键II优先编码器II锁存器II译码显示器IQ主持人按键清除按键。图2.1总体方框图3模块电路设计3.1 译码电路设计741S48是用于驱动共阴极1ED(数码管)显示器的BCD码一七段码译码器,特点:具有BCD转换、消隐
6、和锁存控制、七段译码及驱动功能的CMOS电路能提供较大的拉电流。可直接驱动1ED显示器。引脚排列如下图:图3.1741S48引脚图其中abed为BCD码输入,a为最低位。Ur为灯测试端,加高电平时,显示器正常显示,加低电平时,显示器一直显示数码“8”,各笔段都被点亮,以检查显示器是否有故障。BI为消隐功能端,低电平时使所有笔段均消隐,正常显示时,B1端应加高电平。另外CD4511有拒绝伪码的特点,当输入数据越过十进制数9(1001)时,显示字形也自行消隐。1E是锁存控制端,高电平时锁存,低电平时传输数据。ag是7段输出,可驱动共阴1ED数码管。另外,CD4511显示数“6”时,a段消隐;显示数
7、“9”时,d段消隐,所以显示6、9这两个数时,字形不太美观。输出端(YaYg)为高电平有效,可驱动灯缓冲器或共阴极V1ED。当要求输出015时,消隐输入(瓦)应为高电平或开路,对于输出为0时还要求脉冲消隐输入(而7)为高电平或者开路。当3/为低电平时,不管其它输入端状态如何,YaYg均为低电平。当RB1和地址端(A0-A3)均为低电平,并且灯测试输入端(万)为高电平时,YaYg为低电平,脉冲消隐输出(而5)也变为低电平。当BI为高电平或开路时,1T为低电平可使Ya-Yg均为高电平。48与248的引出端排列、功能和电特性均相同,差别仅在显示6和9,248所显示的6和9比48多出上杠和下杠。引出端
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 2023 电子技术 综合 设计 智能 抢答 报告书