matlab代做_FPGA代做LDPC.docx
《matlab代做_FPGA代做LDPC.docx》由会员分享,可在线阅读,更多相关《matlab代做_FPGA代做LDPC.docx(5页珍藏版)》请在第一文库网上搜索。
1、1译码器是基于归一化最小和算法做的2 .版本要求:QuartusII10.0,MAT1AB2010b3 .码型选择:CCSDS标准中推荐的用于深空通信的(8176,7154)QC-1DPC码,码率为7/8(0.875)4 .(8176,7154)QC-1DPC码的校验矩阵程序(Mat1ab)(文档中说明一下)5.BP译码算法,最小和译码算法(MSA),归一化的最小和译码算法以及未经编码的采用BPSK调制。这几种译码算法的误码率对比程序及误码率曲线对比图。6 .归一化最小和译码算法中修正因子的选取,考虑选取在不同迭代次数下的的平均值,给出选取过程的文档,再在取定的下仿真比较最小和译码算法和归一化
2、最小和译码算法在不同迭代次数下的误码率(mat1ab)7 .码型分析文档(校验矩阵和生成矩阵)8 .译码流程图9 .采用归一化最小和译码算法在不同迭代次数的仿真程序以及对比图,作为选择最大迭代次数的依据(mat1ab)10 .量化方案的对比程序以及对比图(比如说5bit,6bit,7bit,8bit均匀量化的误码率对比)11 .译码器程序,采用部分并行结构,译码器设计文档,译码器各模块的时序仿真和整体时序仿真,资源消耗对比,两帧并行处理,给出计算吞吐量的过程,吞吐量达到450MbPSMAT1AB仿真设计说明:这里,我们主要对单独的BPSK,BP译码算法,最小和译码算法(MSA),归一化的最小和
3、译码算法进行对比分析。相关参考文献分别如下所示:POFPDF深空通值中1DPC可译析.pdfA1DPC码的1译/H设计及FPG.三种译码的对比,这里,采用的对比参数中迭代次数为5次。仿真结果如下所示:HSS1)1q*比1UCDW110102356714EbN0(dB)一未编码的BPSK-BP译码一最小和译码算法归一化的最小和译码算法下面对不同的参数下的归一化最小和算法译码进行仿真,仿真结果如下所示:W133.5410*400.511.522.5EWNOCdB)G-a1pha=0.25迭代次数5次a1pha=0.5|迭代次数5次4-a1pha=0.75|迭代次数5次一般归一化算法,取参数0.75
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- matlab _FPGA LDPC