EDA市场空间有望打开.docx
《EDA市场空间有望打开.docx》由会员分享,可在线阅读,更多相关《EDA市场空间有望打开.docx(28页珍藏版)》请在第一文库网上搜索。
1、EDA与芯片产业紧密相关EDA与芯片设计流程对应EDA技术包含硬件、语言、工具等要素。EDA技术是以大规模可编程逻辑器件为设计载体,以硬件描述语言为系统逻辑描述的主要表达方式,以计算机、大规模可编程逻辑器件的开发软件及实验开发系统为设计工具,通过有关软件,自动完成用软件的方式设计电子系统到硬件系统的逻辑编译、逻辑化简、逻辑分割、逻辑综合及优化,逻辑布局布线、逻辑仿真。完成对于特定目标芯片的适配编译、逻辑映射、编程下载等工作,最终形成集成电子系统或专用集成芯片的技术。本文中所指的EDA主要为设计工具,即EDA软件。圈表1: EDA关键要素包含内容关键要素内容设计载体大规模可编程逻辑器件(PLD,
2、包括PAL、GAL等)表达方式硬件描述语言VHDL fll Verilog等)设计工具开发软件及实验开发系统(CAD、CAE、EDA软件)覆盖环节电子系统到硬件系统(逻辑编译、逻辑化简、逻辑分割、逻辑综合及优化,逻辑布局布线、逻辑仿真、对于特定目标芯片的适配编译、逻辑映射、编程下载等)资料来源:CSDN、EDA主要功能与芯片设计流程对应。EDA系统包含设计输入子模块,设计数据库子模块,分析验证子模块,综合仿真子模块,布局布线子模块等。通过各个模块解决芯片设计流程中涉及的设计、验证、仿真、布线等问题。图表2: EDA子模块设计子模块分析监证于模块琮合仿真子模块电路原理图设计HDL编码设计椅入布局
3、布或子模块可测性测试DFT形式验证电路仿真设计仿真逻辑综合前端均不蒿于后端门级电路对比验证LVS功能模拟势态时序分析SIA资料来源:CSDN、芯片设计的多个环节均需要EDA的参与全定制流程vs半定制流程图设计.版图全定制设计流程(从电路原理图到GDSII文件),包括电路图.电路仿真.验证环节,一般用于设计模拟电路和数模混合电i在版图验证后芯片设计环节结束,理版图以GDS II格式的文件交付给代工厂,进入芯片制造环节。具体定制流程如下图:图表3:芯片全定制设计流程芯片全定制设计流程(从电路原理图到GDSH文件)1.电路原理图设计Schematic Design2.模拟仿真Simulation4
4、.版图物理验证Layout Verification功能模拟时序模拟噪声模拟功率模拟设计规则检查DRC门级电路对比验证LVS电气规则检查ERC可制造性设计DFM5 .后瑞仿真Simulation3.版图设计IC Mask DesignGDS II格式文件资料来源:CSDN、半定制的设计流程(从RTL到GDSII文件),包括RTL代码输入.功能仿真.逻辑综合.形式验证,时序劭耗/噪声分析,物理综合.版图验证环节,一般用于设计数字电路。其中前端将HDL语言转换成门级网表,后端将门级网表实现成版图。具体定制流程如下图:图表4:芯片半定制设计流程芯片半定制设计流程(从RTL到GDSH文件)1.RTL设
5、计RTL Design5.模叔仿真SimulationGDS II格式文件HDL语言2.模拟仿真SimulationLogic功能模拟时序模拟噪声模拟功率模拟7.版图验证Layout VerificationDRCLVSERC4.形式验证FormalVerification6.物理综合PhysicalSynthesis门级网表NetHst布局规划布线时钟树综合参数提取(RC提取)前端VS后端前端设计是指把电路设计实体化的过程,也称逻辑设计,在数字电路设计中体现为RTL语言描述设计,在模拟电路设计中体!为电路图设计。此外前端工作还包含前端验证(通过逻辑或者电路仿真来验证设计是否符合预期),一般前
6、端工作花费较多时间和精力。常用工具包含 Synospys 的 VCS, Verdi, Cadence 的 Jasper, Virtuoso 等。芯片前端设计演进过程。早期技术人员通过画图,使用集合方法制造用于电路光绘的专用胶带(Photo plotter); 1986年Aart de Geus发明逻辑综合工具,芯片设计抽象层次提升,该技术将寄存器传输级描述RTL综合为门级HDL文件;2004年,芯片前端设计在综合前加入版图的布局规划信息,然后调用库信息和约束条件,生成带有布局信息的门级设计结果。后端设计也称物理设计,指把设计进一步转化成版图。在数字电路设计中体现为把RTL语言描述的逻辑设计转化
7、为网表,并进一步做成布局布线GDSo对于模拟电路,体现为将电路图转化为版图,并进一步进行后端验证,常用工具包括Synopsys的Design Compiler,IC Compiler, Cadence 的 Innovus, Mentor Graphics 的 Calibre 等。芯片后端设计演进过程早期技术人员进行手工布线;第一代布局布线系统产生后,布局、时钟树和布线开始独立运行;IC Compiler推出后通过并发式的物理设计,能够提供时序、区域、耗电量、测试性与良率共同一致的最佳化方案,并且能够与sign-off相互关联性整合。2014年,形成多线程基础架构,引进了创新设计存储功能和部署设
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- EDA 市场 空间 有望 打开
