休眠模式电路和使电路进入休眠模式的方法.docx
《休眠模式电路和使电路进入休眠模式的方法.docx》由会员分享,可在线阅读,更多相关《休眠模式电路和使电路进入休眠模式的方法.docx(14页珍藏版)》请在第一文库网上搜索。
1、CN 104143969 A说明书2/5页休眠模式电路和使电路进入休眠模式的方法技术领域0001 本申请涉及电路和方法,特别涉及但不限于休眠模式电路和使电路进入休眠模式的方法。背景技术0002在无线应用产品中,为了降低数字电路在空闲模式(亦称休眠模式)下的功耗,通常使用低频选通时钟并等待用户唤醒事件。但是,随着数字电路尺寸的增加,休目民模式下的功耗不再可以忽略不计。发明内容0003本发明的目的在于提供一种休眠模式电路和使电路进入休眠模式的方法,在数字电路尺寸增加的情况下,亦能降低数字电路在休眠模式下的功耗。0004为解决上述技术问题,本发明的实施方式提供了一种休眠模式电路,其第一电路被配置成与
2、包括模拟电路和数字电路的第二电路通信连接。该第一电路包括:0005 锁定单元,锁定单元被配置成接收锁定使能信号,并响应该锁定使能信号来接收和锁定数字电路的配置信号;0006 休眠单元,休眠单元被配置成接收指示切换进入休眠模式的休眠触发信号,并响应该休眠触发信号,产生关断信号来切断数字电路,而模拟电路继续正常工作。0007本发明的实施方式还提供了第一电路中的一种使电路进入休眠模式的方法,其第一电路被配置成与包括模拟电路和数字电路的第二电路通信连接,该方法包括:0008接收锁定使能信号;0009响应该锁定使能信号,锁定数字电路的配置信号;0010接收指示切换进入休眠模式的休眠触发信号;0011响应
3、该休眠触发信号,产生关断信号来切断数字电路。0012本发明实施方式与现有技术相比,主要区别及其效果在于:0013在数字电路进入休眠模式前,由锁定单元响应锁定使能信号,将数字电路的配置信号锁定。配置信号锁定之后,休眠单元再产生关断信号来切断数字电路,使数字电路能够完全断电,从而可以进一步降低功耗,并且能够保证数字电路被唤醒后可以恢复到原有的配置状态。附图说明0014本发明的非限制性和非详尽的各实施例将参照下列附图进行说明,其中类似参考数字标记除详细说明外在各种视图中指示类似部件。0015图1示出了根据本发明一实施例的电路的结构图;0016图1A示出了根据本发明另一实施例的电路的结构图;0017图
4、2示出了根据本发明一实施例的锁定单元的电路图;0018图2A示出了根据本发明另一实施例的锁定单元的电路图;0019图2B示出了根据本发明另一实施例的锁定单元的电路图;0020图3示出了根据本发明一实施例的休眠单元的电路图;0021图3A示出了根据本发明另一实施例的休眠单元的电路图;0022图4示出了根据本发明一实施例的唤醒单元的电路图;0023图4A示出了根据本发明另一实施例的唤醒单元的电路图;0024图5示出了根据本发明一实施例的包含锁定单元和唤醒单元的电路图;0025图6示出了根据本发明一实施例的包含休眠单元和唤醒单元的电路图;0026 图7示出了根据本发明一实施例的包含锁定单元、休眠单元
5、和唤醒单元的电路图;002刀 图8示出了根据本发明一实施例的方法的流程图;0028图8A示出了根据本发明另一实施例的方法的流程图;0029图8B示出了根据本发明另一实施例的方法的流程图。具体实施方式0030现将对本发明的各方面和实例进行说明。为了全面理解和说明这些实例,以下的描述提供了特定细节。但是,本领域的技术人员可以理解,即使没有许多这些细节,也可以实施本发明。0031 此外,一些公知结构或功能可能没有被示出或详细描述,以避免不必要地模糊相关说明。0032图1示出了根据本发明一实施例的电路的结构图;0033如图1所示,第一电路10被配置成与第二电路12通信连接。第二电路12包括模拟电路16
6、和数字电路14。第一电路10包含锁定单元100,该锁定单元100被配置成接收锁定使能信号160,并响应该锁定使能信号160来接收和锁定来自数字电路14的配置信号162o如图1所示,由锁定使能信号160锁定后的配置信号为锁定配置信号160A。第一电路10还包含休眠单元120,该休眠单元120被配置成接收指示切换进入休眠模式的休眠触发信号164 ;并响应该休眠触发信号164,产生关断信号166来切断数字电路14。0034 可选地,如图1A所示,第一8各10A还包含唤醒单元140,该唤醒单元140被配置成接收唤醒信号168,并响应该唤醒信号168来复位锁定单元100和休眠单元120,以对数字邺各14
7、的锁定配置信号160A解除锁定并提供电源给该数字电路14。0035图2示出了根据本发明一实施例的锁定单元的电路图。如图2所示,锁定单元100还包含第一或门102和第一D型触发器(D-type Flip Flop,DFF) 104o该D型触发器也被称为数据或延时触发器,其在时钟周期内某一确定时刻(如时钟上升沿)捕捉D端输入值并在Q端输出该值。在其它时刻,该Q输出不变。第一或门102的第一输入端被配置成接收锁定使能信号160o第一或门102的第二输入端与第一D型触发器104的Q端连接。第一或门102的输出端与第一D型触发器104的时钟端连接。该第一D型触发器的D端与被视为逻辑“1”的电源(Vdd)
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 休眠 模式 电路 进入 方法