群雄竞逐3D封装.docx
《群雄竞逐3D封装.docx》由会员分享,可在线阅读,更多相关《群雄竞逐3D封装.docx(13页珍藏版)》请在第一文库网上搜索。
1、群雄竞逐3D封装2022/4/23在逐步进入后摩尔定律时代的过程中,要延续摩尔定律的寿命,唯有解开后端封装”技术的瓶颈,所以近几年晶圆代工大厂的发展重心,已逐渐从过去追求更先进纳米制程,转向封装技术的创新。诸如三星、台积电、英特尔等晶圆代工巨头纷纷跨足封装领域,3D封装技术无疑开始成为巨头角逐的重要战场。为什么需要2.5D/3D封装?大多数集成电路制造商的商业现实是,即使资本支出在增加,节点迁移和晶圆尺寸的变化也在放缓。为了保持电路小尺寸、低成本和高性能优势,制造商在工艺上采用更新的芯片封装,如2.5-D集成电路和3-D集成电路。与传统的封装相比,这些先进的封装技术(其中许多仍处于起步阶段)有
2、望提供更高的芯片连接性和更低的功耗。鉴于这些优势,先进封装技术的应用似乎不可避免。根据Mordorintelligence的统计,先进封装市场在2018年的估值为33.581亿美元,预计到2024年将达到6937.73亿美元,在预测期间(2019-2024)的CAGR为10.66%o随着对人工智能(AI)需求的增长,对半导体的需求将会大幅增加。Advanced Packaging MarketSummary20192024Source: Mordor Intelligence图1 :先进封装市场不断增长新兴的2.5DIC和3.0DIC技术有望扩展倒装芯片和晶圆级功能,通过使用插入器和TSV技术
3、,可以将多个芯片垂直堆叠在一起。TSV叠加技术允许在不增加芯片尺寸的情况下,将更多的功能封装到芯片中,并且插入层(其实质上执行路由功能)用于缩短通过集成电路的关键电路径,从而产生更快的输入和输出。根据估计,使用先进封装技术封装的应用处理器和存储器芯片将面积减少约30%或40% ,比使用旧技术封装的芯片快两到三倍,可节省高达40%或更多的功耗。当然,对2.5DIC和3.0DIC技术的需求取决于一系列因素,包括低端智能手机,平板电脑,可穿戴设备和其他相关消费品的蓬勃发展市场,以及多个半导体公司的生态系统(不仅仅是几个大公司)致力于升级到更新的封装技术。不过在制定任何战略或工艺变革之前,半导体厂商必
4、须考虑到先进封装市场的发展方向。这种工艺。对于IC制造商和代工厂而言,终端封装是半导体制造工艺中最小和利润最低的部分。整个封装过程产生了一系列前端,中端和后端活动,这些活动是在集成电路设计之后但在芯片测试开始之前进行的。从头到尾的关键封装活动包括钻孔(蚀刻,光刻和绝缘),绝填充绝缘孔以实现连接性,研磨晶片表面以露出铜柱(也称为透镜),使柱子碰撞软化表面,芯片堆叠和芯片测试。IC制造商倾向于在此过程中管理许多前端活动,但大多数中期和后端活动都是由专门从事外封装配和测试(OSAT)的代工厂完成的。与IDM市场相比,OSAT市场更加分散;领导该细分市场的四家公司的总销售额仅占整个OSAT市场的45%
5、0 OSAT玩家的利润率较低(OSAT约为20%,而IDM为40% ),材料和劳动力成本较高,而且主要是在提高运营效率而非创新。但这里面机会与风险是并存的,现在市场上仍存在很多关于2.5DIC和3.0DIC技术的不确定性。例如,何时以及如何采用这些新的封装配置,谁将在市场中占据主导地位,以及中国将扮演的角色。作为早期采用者,存在很大的风险和投资(时间和金钱),例如,第一批推动者需要帮助将多种技术标准降低到少数,并且需要重新考虑他们在制造业价值链中的角色。所有半导体行业的公司(例如,内存供应商,逻辑制造商,代工厂和封装分包商)必须探索战略联盟和合作伙伴关系,以确保开发出可行的先进封装生态系统。对
6、于IC制造商,代工厂和其他公司来说,还有可能在定价和数量方面赢得竞争对手。因此,半导体企业在高级封装方面面临着至关重要的决策,他们的目标是成为先行者还是快速追随者决定了这些选择的复杂程度。这是什么?在半导体开发的最后阶段,一小块材料(硅晶片,逻辑和存储器)被包裹在支撑壳中,以防止物理损坏和腐蚀,并允许芯片连接到电路板。典型的封装配置包括20世纪80年代的无引线芯片载体和pin-gri阵列,2000年代的系统级封装和封装叠层设置,以及最近的二维集成电路技术,如晶圆级别,倒装芯片和硅通孔封装。如图2所示。Integrated-circuit packaging has evolved since
7、the 1970s.Advanced packaging1980s1970s1990s2000s如10sQuad flat Leadlesspackage chip carrier3QDICPackage packageSmalloutlinepackageDual in-linepackageQuad flat,oleadspackageChip-scalepackageP-gridarray3-DintegratedcircuitsBail-gridaay2.5-D integrateddreurtsSystem inpackageWafer-levelpackage图2 :集成电路封装自
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 群雄 竞逐 封装